技术新讯 > 信息存储应用技术 > 用于存储器装置的信道环回的输出定时的制作方法  >  正文

用于存储器装置的信道环回的输出定时的制作方法

  • 国知局
  • 2024-07-31 19:11:56

本涉及用于存储器装置的信道环回的输出定时。

背景技术:

1、存储器装置广泛用于将信息存储在例如计算机、用户装置、无线通信装置、相机、数字显示器等各种电子装置中。通过将存储器装置内的存储器单元编程为各种状态来存储信息。举例来说,二进制存储器单元可编程为两个支持状态中的一个,所述两个支持状态常常由逻辑1或逻辑0来标示。在一些实例中,单个存储器单元可支持多于两个状态,所述多于两个状态中的任一个可被存储。为了存取所存储信息,组件可读取(例如,感测、检测、检索、识别、确定、评估)存储器装置中的所存储状态。为了存储信息,组件可在存储器装置中写入(例如,编程、设置、指派)状态。

2、存在各种类型的存储器装置,包含磁性硬盘、随机存取存储器(ram)、只读存储器(rom)、动态ram(dram)、同步动态ram(sdram)、静态ram(sram)、铁电ram(feram)、磁性ram(mram)、电阻式ram(rram)、快闪存储器、相变存储器(pcm)、自选存储器、硫属化物存储器技艺、或非(nor)和与非(nand)存储器装置等。可在易失性配置或非易失性配置方面描述存储器单元。以非易失性配置配置的存储器单元即使在没有外部电源的情况下也可在很长一段时间内维持所存储逻辑状态。以易失性配置配置的存储器单元可在与外部电源断开连接时失去所存储状态。

技术实现思路

1、描述了一种方法。所述方法可包含:作为环回操作的部分经由存储器装置的第一端子根据经由存储器装置的第二端子传达的第一时钟信号的上升沿接收指示逻辑值的第一信号;以及作为环回操作的部分经由存储器装置的第三端子根据经由存储器装置的第四端子传达的第二时钟信号的下降沿输出指示逻辑值的第二信号。

2、描述了一种方法。所述方法可包含:作为环回操作的部分经由主机装置的第一端子根据经由主机装置的第二端子传达的第一时钟信号的上升沿输出指示第一逻辑值的第一信号;作为环回操作的部分经由主机装置的第三端子根据经由主机装置的第四端子传达的第二时钟信号的下降沿接收指示第二逻辑值的第二信号;以及至少部分地基于将第二逻辑值与第一逻辑值进行比较而执行主机装置的操作。

3、描述了一种设备。所述设备可包含:存储器装置的存储器阵列;以及存储器装置的逻辑,其被配置成致使设备:作为环回操作的部分经由存储器装置的第一端子根据经由存储器装置的第二端子传达的第一时钟信号的上升沿接收指示逻辑值的第一信号;以及作为环回操作的部分经由存储器装置的第三端子根据经由存储器装置的第四端子传达的第二时钟信号的下降沿输出指示逻辑值的第二信号。

4、描述了一种设备。所述设备可包含:逻辑,其可操作以与存储器装置耦合,其中逻辑被配置成致使设备:作为环回操作的部分经由设备的第一端子根据经由设备的第二端子传达的第一时钟信号的上升沿输出指示第一逻辑值的第一信号;作为环回操作的部分经由设备的第三端子根据经由设备的第四端子传达的第二时钟信号的下降沿接收指示第二逻辑值的第二信号;以及至少部分地基于将第二逻辑值与第一逻辑值进行比较而执行设备的操作。

5、描述了一种设备。所述设备可包含:第一端子,其与第一信道相关联;第二端子,其与第一时钟信道相关联;第三端子,其与第二信道相关联;第四端子,其与第二时钟信道相关联;以及逻辑,其被配置成致使设备:作为环回操作的部分根据经由第二端子的第一时钟信号的上升沿经由第一端子接收指示逻辑值的第一信号;以及作为环回操作的部分根据经由第四端子的第二时钟信号的下降沿经由第三端子输出指示逻辑值的第二信号。

技术特征:

1.一种方法,其包括:

2.根据权利要求1所述的方法,其进一步包括:

3.根据权利要求1所述的方法,其进一步包括:

4.根据权利要求3所述的方法,其进一步包括:

5.根据权利要求4所述的方法,其中所述第一时钟信号和所述第三时钟信号与对于所述第二时钟信号的每一上升沿具有多个上升沿的多相时钟相关联。

6.根据权利要求5所述的方法,其进一步包括:

7.根据权利要求5所述的方法,其进一步包括:

8.根据权利要求4所述的方法,其中所述第一时钟信号和所述第三时钟信号各自与第一频率相关联,并且所述第二时钟信号与小于所述第一频率的第二频率相关联。

9.根据权利要求1所述的方法,其中所述第二时钟信号的所述下降沿是在所述第一时钟信号的所述上升沿之后的所述第二时钟信号的第一下降沿。

10.一种方法,其包括:

11.根据权利要求10所述的方法,其进一步包括:

12.根据权利要求11所述的方法,其进一步包括:

13.根据权利要求12所述的方法,其中所述第一时钟信号和所述第三时钟信号与对于所述第二时钟信号的每一上升沿具有多个上升沿的多相时钟相关联。

14.根据权利要求13所述的方法,其进一步包括:

15.根据权利要求13所述的方法,其进一步包括:

16.根据权利要求12所述的方法,其中所述第一时钟信号和所述第三时钟信号各自与第一频率相关联,并且所述第二时钟信号与小于所述第一频率的第二频率相关联。

17.根据权利要求10所述的方法,其中所述第二时钟信号的所述下降沿是在所述第一时钟信号的所述上升沿之后的所述第二时钟信号的第一下降沿。

18.一种设备,其包括:

19.根据权利要求18所述的设备,其中所述逻辑被配置成致使所述设备:

20.根据权利要求18所述的设备,其中所述逻辑被配置成致使所述设备:

21.根据权利要求20所述的设备,其中所述逻辑被配置成致使所述设备:

22.根据权利要求21所述的设备,其中所述第一时钟信号和所述第三时钟信号与对于所述第二时钟信号的每一上升沿具有多个上升沿的多相时钟相关联。

23.根据权利要求22所述的设备,其中所述逻辑被配置成致使所述设备:

24.根据权利要求22所述的设备,其中所述逻辑被配置成致使所述设备:

25.根据权利要求21所述的设备,其中所述第一时钟信号和所述第三时钟信号各自与第一频率相关联,并且所述第二时钟信号与小于所述第一频率的第二频率相关联。

26.根据权利要求18所述的设备,其中所述第二时钟信号的所述下降沿是在所述第一时钟信号的所述上升沿之后的所述第二时钟信号的第一下降沿。

27.一种设备,其包括:

28.根据权利要求27所述的设备,其中所述逻辑被配置成致使所述设备:

29.根据权利要求28所述的设备,其中所述逻辑被配置成致使所述设备:

30.根据权利要求29所述的设备,其中所述第一时钟信号和所述第三时钟信号与对于所述第二时钟信号的每一上升沿具有多个上升沿的多相时钟相关联。

31.根据权利要求30所述的设备,其中所述逻辑被配置成致使所述设备:

32.根据权利要求30所述的设备,其中所述逻辑被配置成致使所述设备:

33.根据权利要求29所述的设备,其中所述第一时钟信号和所述第三时钟信号各自与第一频率相关联,并且所述第二时钟信号与小于所述第一频率的第二频率相关联。

34.根据权利要求27所述的设备,其中所述第二时钟信号的所述下降沿是在所述第一时钟信号的所述上升沿之后的所述第二时钟信号的第一下降沿。

35.一种设备,其包括:

技术总结本申请是针对用于存储器装置的信道环回的输出定时。举例来说,存储器装置可被配置成根据第一时钟信号的上升沿接收指示逻辑值的第一信号,并且根据第二时钟信号的下降沿输出指示所述逻辑值的第二信号。在各种实例中,所述第二时钟信号可由所述存储器装置基于从所述主机装置接收到所述第一时钟信号而产生,或者所述第一时钟信号和所述第二时钟信号可为相同时钟信号,其可基于从所述主机装置接收到的不同时钟信号而在所述存储器装置处产生。在一些实例中,所述第二信号的定时可不同于针对来自所述存储器装置的其它信令实施的定时。技术研发人员:S·V·艾亚普利迪受保护的技术使用者:美光科技公司技术研发日:技术公布日:2024/1/15

本文地址:https://www.jishuxx.com/zhuanli/20240731/181822.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。