具有时钟门控机制的数据传输装置以及数据传输方法与流程
- 国知局
- 2024-07-31 19:33:38
本发明是关于数据传输技术,尤其是关于一种具有时钟门控机制的数据传输装置以及数据传输方法。
背景技术:
1、时钟门控(clock gating)是在许多同步电路中使用的常见技术,藉由在电路未使用时移除时钟信号来降低动态功率消耗。在数据传输装置中,时钟门控技术可对用以进行写入操作的写入时钟信号以及用以进行读取操作的读取时钟信号进行门控。
2、然而,当数据传输装置包含多个数据传输电路且每个数据传输电路都根据不同时域(time domain)的时钟信号进行数据传输时,时钟门控电路的设计将变得复杂,且可能对数据传输装置的面积与成本造成影响。
技术实现思路
1、鉴于先前技术的问题,本发明之一目的在于提供一种具有时钟门控机制的数据传输装置以及数据传输方法,以改善先前技术。
2、本发明包含一种具有时钟门控机制的数据传输装置,包含:多个数据传输电路、写入时钟门控电路、多个读取时钟门控电路以及门控信号传输电路。数据传输电路各自配置以接收写入时钟信号并据以接收多个数据信号中的一个,以及接收多个读取时钟信号中的一个并据以输出对应的数据信号中的一个。写入时钟门控电路配置以接收写入时钟门控启用信号,据以启用写入时钟信号被传送至数据传输电路以及禁用并停止写入时钟信号被传送至数据传输电路。多个读取时钟门控电路各自配置以接收多个读取时钟门控启用信号中的一个,据以启用读取时钟信号中的一个被传送至数据传输电路中的一个以及禁用并停止读取时钟信号中的一个被传送至数据传输电路中的一个。门控信号传输电路配置以接收写入时钟信号并据以接收写入时钟门控启用信号,以及接收读取时钟信号并据以输出读取时钟门控启用信号,其中门控信号传输电路的深度大于数据传输电路中的每一个的深度至少一预设数目,且预设数目是由读取时钟信号之间的最大时序差距决定。
3、本发明更包含一种具有时钟门控机制的数据传输方法,应用于数据传输装置中,包含:由多个数据传输电路中的每一个接收写入时钟信号并据以接收多个数据信号中的一个,以及接收多个读取时钟信号中的一个并据以输出对应的数据信号中的一个;由写入时钟门控电路接收写入时钟门控启用信号,据以启用写入时钟信号被传送至数据传输电路以及禁用并停止写入时钟信号被传送至数据传输电路;由多个读取时钟门控电路中的每一个接收多个读取时钟门控启用信号中的一个,据以启用读取时钟信号中的一个被传送至数据传输电路中的一个以及禁用并停止读取时钟信号中的一个被传送至数据传输电路中的一个;以及由门控信号传输电路接收写入时钟信号并据以接收写入时钟门控启用信号,以及接收读取时钟信号并据以输出读取时钟门控启用信号,其中门控信号传输电路的深度大于数据传输电路中的每一个的深度至少一预设数目,且预设数目是由读取时钟信号之间的最大时序差距决定。
4、有关本案的特征、实作与功效,以配合附图作较佳实施例详细说明如下。
技术特征:1.一种具有时钟门控机制的数据传输装置,包含:
2.如权利要求1所述的数据传输装置,其中该多个数据传输电路中的每一个具有为n的一触发器深度并以一先进先出形式操作,且该门控信号传输电路具有为n+m的一触发器深度并以该先进先出形式操作;
3.如权利要求2所述的数据传输装置,其中该多个数据传输电路中的每一个包含:
4.如权利要求2所述的数据传输装置,其中该门控信号传输电路包含:
5.如权利要求2所述的数据传输装置,其中m大于
6.如权利要求1所述的数据传输装置,其中该多个读取时钟信号中的每一个具有一读取频率且该写入时钟信号具有一写入频率,该读取频率以及该写入频率之间的一频率比为1,以使该多个数据传输电路中的每一个的一数据写入速度与一数据读取速度为相等。
7.如权利要求1所述的数据传输装置,其中该多个读取时钟信号中的每一个具有一读取频率且该写入时钟信号具有一写入频率,该读取频率以及该写入频率之间的一频率比为f,以使该多个数据传输电路中的每一个的一数据读取速度为一数据写入速度的f倍,且该多个数据传输电路中的每一个的一单位数据读取量为一单位数据写入量的1/f倍。
8.如权利要求1所述的数据传输装置,其中该数据传输装置设置于一存储器存取接口装置中,该存储器存取接口装置设置于一存储器控制器以及一存储器装置之间。
9.一种具有时钟门控机制的数据传输方法,应用于一数据传输装置中,包含:
10.如权利要求9所述的数据传输方法,其中该多个数据传输电路中的每一个具有为n的一触发器深度并以一先进先出形式操作,且该门控信号传输电路具有为n+m的一触发器深度并以该先进先出形式操作;
技术总结本公开涉及一种具有时钟门控机制的数据传输装置以及数据传输方法。一种具有时钟门控机制的数据传输装置。数据传输电路各接收写入时钟信号并据以接收数据信号中的一个,以及接收读取时钟信号中的一个并据以输出对应的数据信号中的一个。写入时钟门控电路接收写入时钟门控启用信号,据以启用与禁用写入时钟信号被传送至数据传输电路。多个读取时钟门控电路中的每一个接收多个读取时钟门控启用信号中的一个,据以启用与禁用读取时钟信号中的一个传送至数据传输电路中的一个。门控信号传输电路接收写入时钟信号并据以接收写入时钟门控启用信号,接收读取时钟信号并据以输出读取时钟门控启用信号。技术研发人员:蔡福钦,周格至,余俊锜,张志伟,林士涵受保护的技术使用者:瑞昱半导体股份有限公司技术研发日:技术公布日:2024/1/22本文地址:https://www.jishuxx.com/zhuanli/20240731/183074.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。