存储器件及其操作方法与流程
- 国知局
- 2024-07-31 19:47:45
本公开涉及一种存储器件及其操作方法。
背景技术:
1、诸如动态随机存取存储器(dram)等存储器件可以包括用于存储数据的存储单元阵列。通常,由于存储单元阵列的布置被实现为被划分为行和列的网格,因此能够通过指定包括行和列的地址来访问单元以读取或写入数据。dram可以包括多个存储单元阵列,并且可以将包括多个存储单元阵列中的至少一些的组定义为存储体。
2、配置存储单元阵列的每个存储单元可以包括用作开关的单元晶体管和用于存储数据的电容器。为了防止单元电容器中存储的数据被擦除,需要用于对存储单元中的数据进行再充电的刷新操作。刷新操作可以包括:自动刷新操作,根据从外部施加的刷新命令来执行刷新操作;以及自刷新操作,在根据从外部施加的刷新命令自己顺序地改变内部地址时执行刷新操作。刷新操作可以被划分为刷新所有存储体的所有存储体刷新操作以及刷新每个存储体的单个存储体刷新操作或每存储体刷新(pbr)操作。
技术实现思路
1、一方面是提供一种可以通过合并解码行地址驱动器来减小其尺寸和功耗的存储器件及其操作方法。
2、根据一个或多个实施例的一方面,提供了一种存储器件,包括:多个存储体,执行每存储体刷新(pbr)操作;以及地址寄存器,向多个存储体中的两个存储体提供单个行地址信号,该两个存储体同时执行pbr操作并且单个行地址信号由两个存储体共享,其中,该两个存储体基于单个解码行地址信号来激活该两个存储体中包括的每个存储单元阵列的字线,该单个解码行地址信号是基于单个行地址信号产生的。
3、根据一个或多个实施例的另一方面,提供了一种存储器件,包括:两个存储体,包括由该两个存储体共享的行解码器区域和接口区域;以及地址寄存器,向两个存储体提供单个行地址信号,其中,行解码器区域包括基于单个解码行地址信号来产生字线使能信号的解码行地址驱动器,该单个解码行地址信号是基于单个行地址信号产生的,并且其中,在第一时间间隔内基于字线使能信号来访问两个存储体中的第一存储体中包括的第一存储单元阵列,并且在第一时间间隔之后的第二时间间隔内基于字线使能信号来访问两个存储体中的第二存储体中包括的第二存储单元阵列。
4、根据一个或多个实施例的又一方面,提供了一种存储器件的操作方法,包括:根据用于第一存储体的第一激活命令来激活单个解码行地址信号;基于单个解码行地址信号、第一块访问信号和第一激活信号来产生第一字线使能信号;根据用于第二存储体的第二激活命令来激活单个解码行地址信号,该第二存储体与第一存储体同时执行每存储体刷新(pbr)操作;以及基于单个解码行地址信号、第二块访问信号和第二激活信号来产生第二字线使能信号。
技术特征:1.一种存储器件,包括:
2.根据权利要求1所述的存储器件,其中,
3.根据权利要求1所述的存储器件,其中,
4.根据权利要求3所述的存储器件,其中,
5.根据权利要求4所述的存储器件,其中,
6.根据权利要求5所述的存储器件,其中,
7.根据权利要求6所述的存储器件,其中,
8.根据权利要求7所述的存储器件,其中,
9.根据权利要求4所述的存储器件,其中,
10.根据权利要求3所述的存储器件,其中,
11.一种存储器件,包括:
12.根据权利要求11所述的存储器件,其中,
13.根据权利要求12所述的存储器件,其中,
14.根据权利要求13所述的存储器件,其中,
15.根据权利要求14所述的存储器器件,其中,
16.根据权利要求11所述的存储器件,其中,
17.根据权利要求11所述的存储器件,其中,
18.一种存储器件的操作方法,所述操作方法包括:
19.根据权利要求18所述的存储器件的操作方法,其中,
20.根据权利要求19所述的存储器件的操作方法,其中,
技术总结一种存储器件包括执行每存储体刷新(PBR)操作的多个存储体以及向多个存储体中的两个存储体提供单个行地址信号的地址寄存器,该两个存储体同时执行PBR操作并且单个行地址信号由该两个存储体共享。该两个存储体基于单个解码行地址信号来激活每个存储单元阵列的字线,该单个解码行地址信号基于单个行地址信号来产生。技术研发人员:洪昇基,李承俊,崔民淏受保护的技术使用者:三星电子株式会社技术研发日:技术公布日:2024/3/31本文地址:https://www.jishuxx.com/zhuanli/20240731/184073.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。