时钟驱动器、操作方法、存储设备和存储系统与流程
- 国知局
- 2024-07-31 20:17:19
本公开涉及用于存储设备的时钟驱动器、其操作方法、包括该时钟驱动器的存储设备以及存储系统。
背景技术:
1、半导体存储器被广泛用于在各种电子设备中存储数据,诸如计算机、无线通信设备、相机、数字显示器等。通过对半导体存储器的各种状态进行编程来存储数据。为了访问存储的数据,可以读取或读出(sense)半导体存储器的至少一个存储状态。为了存储数据,设备的组件可以写入或编程半导体存储器的状态。
2、存在各种类型的半导体存储器。当外部电源断开时,动态随机存取存储器(dram)和易失性存储器可能失去其存储状态。包括易失性存储器和时钟缓冲器的存储设备可以缓冲从主机接收的时钟信号,并响应于缓冲的时钟信号进行操作。
3、当主机通过将时钟信号的逻辑电平设置为连续逻辑低来执行时钟中断模式时,易失性存储器可以进入低功率模式。然而,时钟缓冲器可能不具有用于识别时钟中断模式的单独引脚。在这种情况下,因为易失性存储器可能不进入低功率模式,所以功耗可能不必要地增加。
技术实现思路
1、实施例可以使用从时钟缓冲器输入的时钟信号来生成用于使存储设备进入低功率模式的芯片使能信号,而不需要与芯片使能信号相关联的附加引脚。
2、实施例提供了一种通过耦合差分时钟信号输出芯片使能信号的时钟驱动器;其操作方法;包括该时钟驱动器的存储设备;以及存储系统。
3、根据本公开的一方面,提供一种时钟驱动器,包括:差分缓冲器,被配置为基于其差分外部时钟信号在时钟操作时段期间以彼此相反的相位振荡并且在时钟中断时段期间具有特定逻辑电平的差分外部时钟信号对,输出差分放大时钟信号对,差分放大时钟信号对的差分放大时钟信号在时钟操作时段期间以彼此相反的相位振荡并且在时钟中断时段期间饱和到不同的相应电平;以及信号耦合器,被配置为基于差分放大时钟信号对,生成差分内部时钟信号对,差分内部时钟信号对的差分内部时钟信号在时钟操作时段期间以彼此相反的相位振荡到高于和低于第一参考电平的电平并且在时钟中断时段期间饱和到低于第一参考电平的电平,并且信号耦合器基于差分内部时钟信号对将芯片使能信号输出到存储器芯片。
4、根据本公开的一方面,提供一种操作时钟驱动器的方法,所述方法包括:基于其差分外部时钟信号在时钟操作时段期间以彼此相反的相位振荡并且在时钟中断时段期间具有特定逻辑电平的差分外部时钟信号对,输出差分放大时钟信号对,差分放大时钟信号对的差分放大时钟信号在时钟操作时段期间以彼此相反的相位振荡并且在时钟中断时段期间饱和到不同的相应电平;基于差分放大时钟信号对,生成差分内部时钟信号对,差分内部时钟信号对的差分内部时钟信号在时钟操作时段期间以彼此相反的相位振荡到高于和低于第一参考电平的电平并且在时钟中断时段期间饱和到低于第一参考电平的电平;以及基于差分内部时钟信号对将芯片使能信号输出到存储器芯片。
5、根据本公开的一方面,提供一种时钟驱动器,包括:差分缓冲电路,被配置为接收差分外部时钟信号对并相应地输出差分放大时钟信号对;以及信号耦合电路,被配置为接收差分放大时钟信号对并相应地输出芯片使能信号。信号耦合电路可以被配置有:第一滤波器,连接到差分放大时钟信号对的真实信号被施加到的端子和第一差分内部时钟信号对的真实信号被施加到的第一节点;第二滤波器,连接到差分放大时钟信号对的补充信号被施加到的端子和第一差分内部时钟信号对的补充信号被施加到的第二节点;第一差分比较器,连接在第一节点和第二差分内部时钟信号对的真实信号被施加到的第三节点之间;第二差分比较器,连接在第二节点和第二差分内部时钟信号对的补充信号被施加到的第四节点之间;以及or运算门,包括连接到第三节点和第四节点的输入端子以及通过其输出芯片使能信号的输出端子。
6、根据本公开的一方面,提供一种存储设备,包括:存储器芯片,被配置为根据芯片使能信号的逻辑电平使能或禁用;以及时钟驱动器,被配置为从差分外部时钟信号对输出芯片使能信号,所述差分外部信号以彼此相反的相位振荡并且具有特定逻辑电平。时钟驱动器可以配置有差分缓冲器,被配置为基于差分外部时钟信号对,输出差分放大时钟信号对,所述差分放大时钟信号对具有在时钟操作时段期间以彼此相反的相位振荡并且在时钟中断时段期间饱和到不同电平的差分放大时候信号;以及信号耦合器,被配置为基于差分放大时钟信号对,生成在时钟操作时段期间以彼此相反的相位振荡到并且振荡到高于和低于第一参考电平的电平并且在时钟中断时段期间饱和到低于第一参考电平的电平的差分内部时钟信号,并且基于差分内部时钟信号对输出芯片使能信号。
7、根据本公开的一方面,提供一种存储系统,包括存储器控制器,被配置为输出差分外部时钟信号对,所述差分外部钟信号对具有在时钟操作时段期间以彼此相反的相位振荡的差分外部时钟信号,并且在时钟中断时段期间具有特定逻辑电平;以及如上所述的存储设备。
技术特征:1.一种时钟驱动器,包括:
2.根据权利要求1所述的时钟驱动器,其中,差分缓冲器包括:
3.根据权利要求2所述的时钟驱动器,其中,第二参考电平低于第一参考电平。
4.根据权利要求1所述的时钟驱动器,其中,信号耦合器包括:
5.根据权利要求4所述的时钟驱动器,其中,滤波电路包括:
6.根据权利要求5所述的时钟驱动器,其中,第一高通滤波器和第二高通滤波器的每个包括放大器、耦合到放大器的输入端子的至少一个电容器以及连接在放大器的输入端子和输出端子之间的至少一个电阻器。
7.根据权利要求4所述的时钟驱动器,其中,差分比较电路包括:
8.根据权利要求1所述的时钟驱动器,其中,在时钟操作时段期间:
9.根据权利要求1所述的时钟驱动器,其中,在时钟中断时段期间:
10.一种操作时钟驱动器的方法,所述方法包括:
11.根据权利要求10所述的方法,其中,输出差分放大时钟信号对包括:
12.根据权利要求10所述的方法,其中,生成差分内部时钟信号对包括:
13.根据权利要求12所述的方法,其中,输出第一差分内部时钟信号对包括:
14.根据权利要求12所述的方法,其中,输出比较结果作为第二差分内部时钟信号对包括:
15.根据权利要求10所述的方法,其中,在时钟中断时段期间:
16.一种存储设备,包括:
17.根据权利要求16所述的存储设备,其中,差分缓冲器包括:
18.根据权利要求16所述的存储设备,其中,信号耦合器包括:
19.根据权利要求16所述的存储设备,其中,在时钟操作时段期间:
20.根据权利要求16所述的存储设备,其中,在时钟中断时段期间:
技术总结本公开提供了一种时钟驱动器、其操作方法、包括时钟驱动器的存储设备以及存储系统。根据实施例的时钟驱动器包括:差分缓冲器,被配置为基于差分外部时钟信号对输出差分放大时钟信号对;以及信号耦合器,被配置为基于差分放大时钟信号对生成差分内部时钟信号对,并且基于差分内部时钟信号对向存储器芯片输出芯片使能信号。技术研发人员:李凡秀受保护的技术使用者:三星电子株式会社技术研发日:技术公布日:2024/7/29本文地址:https://www.jishuxx.com/zhuanli/20240731/185702.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表