移位寄存器、像素驱动电路及显示装置的制作方法
- 国知局
- 2024-07-31 19:22:22
本公开属于显示,具体涉及一种移位寄存器、像素驱动电路和显示装置。
背景技术:
1、目前的显示产品中的一项非常重要的电路设计技术是goa(gate driver onarray)电路设计。随着对显示产品的高ppi,极窄边框的要求,需要goa电路面积进一步减小,而现有的goa电路中的薄膜晶体管(thin film transistor,tft)的宽长比比较大,信号数量多,导致降噪复杂。
2、基于上述问题,发明人提出了一种新型goa电路,其包括的tft数量少,且采用相同的宽长比设计,可以大幅降低tft的占用面积,从而减小goa面积,除此之外,本公开中的goa电路仅需上一行触发本行输出,不需要进行复位及复杂的降噪设计,简化了制作工艺,降低了不良率,增加了稳定性。
技术实现思路
1、本发明旨在至少解决现有技术中存在的技术问题之一,提供一种移位寄存器、像素驱动电路及显示装置。
2、第一方面,本公开提供一种移位寄存器,其包括:
3、第一信号生成子电路,被配置为响应于第一输入信号,生成第一输出信号,并通过第一信号输出端输出;所述第一输出信号在第一电平信号和第二电平信号之间跳变;
4、第二信号生成子电路,被配置为响应于所述第一输入信号,生成第二输出信号,并通过第二信号输出端输出;所述第二输出信号在第一电平信号和第二电平信号之间跳变;所述第一输出信号和第二输出信号的有效电平相同,均为第一电平信号或者第二电平信号,且所述第二输出信号的有效电平的起始时刻与所述第一输出信号的有效电平的起始时刻相差预设时长;
5、非门,其具有输入端和输出端,所述非门的输入端连接所述第一信号输出端;第一逻辑门,其具有第一输入端、第二输入端和输出端,所述第一输入端连接所述非门的输出端,所述第二输入端连接所述第二信号输出端;
6、或者,
7、所述非门的输入端连接所述第二信号输出端,所述第一逻辑门的第一输入端连接所述第一信号输出端,所述第一逻辑门的第二输入端连接所述非门的输出端;
8、所述第一逻辑门为或非门、或门、与非门和与门这四种逻辑门中的任意一种。
9、优选的是,所述第一信号生成子电路包括:
10、第一输出子电路,被配置为响应于所述第一输入信号,将第二电平信号传输至所述第一信号输出端输出;
11、第二输出子电路,被配置为响应于第一节点的电压,将第一电平信号传输至所述第一信号输出端输出;
12、第一存储子电路,被配置为根据所述第一节点电压和所述第二电平信号,控制所述第二输出子电路的工作时长;
13、第二存储子电路,被配置为根据所述第一信号输出端的电压和所述第二电平信号的电压,控制所述第一输出子电路的工作时长;
14、第一控制子电路,被配置为响应于第一输入信号的电压,控制第一节点的充电或者放电速度;
15、所述第一节点为所述第一存储子电路、第二输出子电路和第一控制子电路的连接节点。
16、优选的是,所述第一输出子电路包括第一晶体管,所述第一晶体管的控制极连接所述第一输入信号端,第一极连接所述第二电平信号端,第二极连接所述第一信号输出端。
17、优选的是,所述第二输出子电路包括第三晶体管,所述第三晶体管的控制极连接所述第一节点,第一极连接所述第一电平信号端,第二极连接所述第一信号输出端。
18、优选的是,所述第一存储子电路包括第一存储电容,所述第一存储电容的一极连接所述第一信号输出端,另一极连接所述第二电平信号端。
19、优选的是,所述第二存储子电路包括第二存储电容,所述第二存储电容的一极连接所述第一节点,另一极连接所述第二电平信号端。
20、优选的是,所述第一控制子电路包括第二晶体管、第四晶体管、第五晶体管和第六晶体管,所述第二晶体管的控制极和第二极均连接第三节点,所述第二晶体管的第一极连接所述第一节点,所述第四晶体管的控制极连接所述第三节点,所述第四晶体管的第一极连接所述第一节点,所述第四晶体管的第二极连接所述第二电平信号端,所述第五晶体管的控制极和第一极均连接第三电平信号端,所述第五晶体管的第二极连接所述第三节点,所述第六晶体管的控制极连接所述第一输入信号,所述第六晶体管的第一极连接所述第三节点,所述第六晶体管的第二极连接所述第二电平信号端;
21、所述第三节点为所述第二晶体管的控制极、所述第二晶体管的第二极、所述第四晶体管的控制极、所述第五晶体管的第二极和所述第六晶体管的第一极的连接节点。
22、优选的是,所述第二信号生成子电路包括:
23、第三输出子电路,被配置为响应于所述第一输入信号,将第二电平信号传输至输出端输出;
24、第四输出子电路,被配置为响应于第三节点的电压,将第一电平信号传输至所述第二信号输出端输出;
25、第三存储子电路,被配置为根据所述第二节点电压和所述第二电平信号,控制所述第四输出子电路的工作时长;
26、第四存储子电路,被配置为根据所述第二信号输出端的电压和所述第二电平信号的电压,控制所述第三输出子电路的工作时长;
27、第二控制子电路,被配置为响应于第一输入信号和第二输入信号,控制第二节点的充电或者放电的速度;或者,所述第二控制子电路,被配置为响应于第一输入信号、第二输入信号和所述第二信号输出端的电压,控制第二节点充电或者放电的速度;
28、所述第二节点为所述第三存储子电路、第四输出子电路和第二控制子电路的连接节点。
29、优选的是,所述第三输出子电路包括第七晶体管,所述第七晶体管的控制极连接所述第一输入信号端,第一极连接所述第二电平信号端,第二极连接所述的第二信号输出端。
30、优选的是,所述第四输出子电路包括第九晶体管,所述第九晶体管的控制极连接所述第一节点,第一极连接所述第一电平信号端,第二极连接所述的第二信号输出端。
31、优选的是,所述第三存储子电路包括第三存储电容,所述第三存储电容的一极连接所述的第二信号输出端,另一极连接所述第二电平信号端。
32、优选的是,所述第四存储子电路包括第四存储电容,所述第四存储电容的一极连接所述第一节点,另一极连接所述第二电平信号端。
33、优选的是,当第二控制子电路被配置为响应于第一输入信号和第二输入信号时,
34、所述第二控制子电路包括第八晶体管、第十晶体管、第十一晶体管、第十三晶体管和第十四晶体管,所述第八晶体管的控制极和第二极均连接第四节点,所述第八晶体管的第一极连接所述第二节点,所述第十晶体管的控制极连接所述第四节点,所述第十晶体管的第一极连接所述第二节点,所述第十晶体管的第二极与所述第十一晶体管的第一极连接在一起,所述第十一晶体管的控制极连接所述第二输入信号端,第十一晶体管的第二极连接所述第二电平信号端,所述第十三晶体管的控制极和第一极均连接第三电平信号端,所述第十三晶体管的第二极连接所述第四节点,所述第十四晶体管的控制极连接所述第一输入信号端,所述第十四晶体管的第一极连接所述第四节点,所述第十四晶体管的第二极连接所述第二电平信号端;
35、所述第四节点为所述第八晶体管的控制极、所述第八晶体管的第二极、所述第十晶体管的控制极、所述第十三晶体管的第二极和所述第十四晶体管的第一极的连接节点。
36、优选的是,当所述第二控制子电路被配置为响应于所述第一输入信号、所述第二输入信号和所述第二信号输出端的电压时,所述第二控制子电路还包括:第十二晶体管;
37、所述第十二晶体管的控制极连接所述第十二信号生成子电路的输出端,第一极连接所述第十一晶体管的第一极,第二极连接所述第二电平信号端。
38、优选的是,所述非门包括第十五晶体管和第十六晶体管;
39、所述第十五晶体管的控制极和所述第十六晶体管的控制极的连接节点作为所述非门的输入端,所述第十五晶体管的第二极和所述第十六晶体管的第二极的连接节点为所述非门的输出端;
40、所述第十五晶体管的第一极连接所述第一电平信号端;
41、所述第十六晶体管的第一极连接所述第二电平信号端;
42、所述第十五晶体管和所述第十六晶体管的开关特性相反。、
43、优选的是,所述第一逻辑门包括:第十七晶体管、第十八晶体管、第十九晶体管和第二十晶体管;
44、所述第十七晶体管的控制极和所述第二十晶体管的控制极的连接节点为所述第一逻辑门的第一输入端,所述第十八晶体管的控制极和所述第十九晶体管的控制极的连接节点为所述第一逻辑门的第二输入端,所述第十八晶体管的第二极、所述第十九晶体管的第一极和所述第二十晶体管的第一极的连接节点为所述第一逻辑门的输出端;
45、所述第十七晶体管的第一极连接所述第一电平信号端,所述第十七晶体管的第二极连接所述第十八晶体管的第一极;
46、所述第十八晶体管的第一极连接所述第十七晶体管的第二极;
47、所述第十九晶体管的第二极连接所述第二电平信号端;
48、所述第二十晶体管的第二极连接所述第二电平信号端;
49、所述第十七晶体管和所述第十八晶体管的开关特性相同,所述第十九晶体管和所述第二十晶体管的开关特性相同,所述第十七晶体管和所述第十九晶体管的开关特性相反。
50、第二方面,本公开提供一种像素驱动电路,其包括:级联的多个上述的移位寄存器;
51、本级所述移位寄存器的信号输入端连接上一级所述移位寄存器的信号输出端。
52、第三方面,本公开提供一种显示装置,其包括上述的像素驱动电路。
本文地址:https://www.jishuxx.com/zhuanli/20240731/182450.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表