技术新讯 > 信息存储应用技术 > 移位寄存器、栅极驱动电路、显示面板及显示装置的制作方法  >  正文

移位寄存器、栅极驱动电路、显示面板及显示装置的制作方法

  • 国知局
  • 2024-07-31 19:19:56

本技术属于显示,尤其涉及一种移位寄存器、栅极驱动电路、显示面板及显示装置。

背景技术:

1、随着显示技术的飞速发展,显示屏作为数字时代信息显示载体与人机交互的窗口,正在成为人们接收视觉信息的重要端口,不断影响着人们的生活与经济社会的发展。值得一提的是,随着技术的进步和人们信息交互需求的不断提升,商用显示正在以前所未有的速度融入生活。比如各种形态的商显屏幕在环境融合、虚拟现实技术(virtual reality,vr)、增强显示技术(augmented reality,ar)、全息投影等功能的应用。在当下丰富的显示市场需求下,对有机发光二极管(organic light-emitting diode,oled)显示面板的显示方面提出了各种各样的要求,如超高频率,高低频率等,这就需要屏体电路可以多样化。

2、然而在现有技术中,gip(gate in panel,门面板)电路功能相对单一,其输出的扫描脉冲波形往往较为固定,无法灵活满足像素电路对其输出的扫描信号的多样化需求。

技术实现思路

1、本技术实施例提供了一种移位寄存器、栅极驱动电路、显示面板及显示装置,能够灵活满足像素电路对其输出的扫描脉冲波形的多样化需求。

2、第一方面,本技术实施例提供了一种移位寄存器,该移位寄存器包括:输入模块、第一控制模块、第二控制模块、第三控制模块、第一输出模块和第二输出模块;

3、输入模块用于在移位寄存器输入端的控制下,将移位寄存器输入端提供的初始输入信号传输至第一节点;

4、第一控制模块用于在第一时钟信号端和移位寄存器输入端的控制下,调节第三节点的电位;

5、第二控制模块用于在第三节点和第二时钟信号端的控制下,调节第一节点的电位;

6、第三控制模块用于在后m级移位寄存器输出端的控制下调节第一节点的电位,m为正整数;

7、第一输出模块连接第一电平电压信号端和移位寄存器输出端,用于在第三节点的控制下,将第一电平电压信号端提供的第一电平电压传输至移位寄存器输出端;

8、第二输出模块连接第二时钟信号端和移位寄存器输出端,用于在第一节点的控制下,将第二时钟信号端提供的第二时钟信号传输至移位寄存器输出端。

9、在第一方面一种可能的实施方式中,为了合理地实现对相邻级移位寄存器输出的扫描脉冲波形交叠或不交叠的控制,以更为有效地满足像素电路对扫描脉冲波形的多样化需求,进一步地,第一时钟信号的使能电平脉宽和第二时钟信号的使能电平脉宽满足第一预设条件,相邻级移位寄存器输出不交叠的扫描脉冲波形;第一时钟信号由第一时钟信号端提供;第一时钟信号的使能电平脉宽和第二时钟信号的使能电平脉宽满足第二预设条件,相邻级移位寄存器输出交叠的扫描脉冲波形。本实施例中,通过控制调节第一时钟信号的使能电平脉宽和第二时钟信号的使能电平脉宽,使得第一时钟信号的使能电平脉宽和第二时钟信号的使能电平脉宽满足不同条件时,相邻级移位寄存器配合输出使能电平阶段交叠或不交叠的扫描脉冲波形。

10、在第一方面一种可能的实施方式中,更进一步地,为了准确地实现对相邻级移位寄存器输出的扫描脉冲波形交叠或不交叠的控制,以更为合理地满足像素电路对扫描脉冲波形的多样化需求,第一时钟信号的使能电平起始时刻与第二时钟信号的使能电平起始时刻之间间隔1/2个时钟信号周期;在第一时钟信号的使能电平脉宽和第二时钟信号的使能电平脉宽小于1/4个时钟信号周期,或者等于1/4个时钟信号周期时,相邻级移位寄存器输出不交叠的扫描脉冲波形;在第一时钟信号和第二时钟信号的使能电平脉宽等于1/2个时钟信号周期,或者大于1/4个时钟信号周期且小于1/2个时钟信号周期时,相邻级移位寄存器输出交叠的扫描脉冲波形。如此,通过对上述第一时钟信号和第二时钟信号的使能电平脉宽进行范围调节,能够更为精确地实现对相邻级移位寄存器输出的扫描脉冲波形交叠或不交叠的控制,从而能够更为合理地满足像素电路对扫描脉冲波形的多样化需求。

11、在第一方面一种可能的实施方式中,在第一时钟信号和第二时钟信号的使能电平脉宽均为1/4个时钟信号周期时,相邻级移位寄存器输出不交叠的扫描脉冲波形;在第一时钟信号和第二时钟信号的使能电平脉宽均为1/2个时钟信号周期时,相邻级移位寄存器输出交叠的扫描脉冲波形。

12、在第一方面一种可能的实施方式中,第一时钟信号和第二时钟信号的使能电平脉宽相同,第一时钟信号和第二时钟信号的时钟信号周期相同。

13、在第一方面一种可能的实施方式中,1/4个时钟信号周期等于一行像素电路的扫描时间。

14、在第一方面一种可能的实施方式中,移位寄存器输入端提供的初始输入信号的使能电平脉宽与第二时钟信号的使能电平脉宽相同,移位寄存器输入端提供的初始输入信号的使能电平阶段相较于第二时钟信号的一个使能电平阶段超前1/4个时钟信号周期。

15、在第一方面一种可能的实施方式中,输入模块的控制端和第一端均与移位寄存器输出端电连接,输入模块的第二端与第一节点电连接;第一控制模块与第一控制端与第一时钟信号端电连接,第一控制模块的第二控制端与移位寄存器输入端电连接,第一控制模块的第一输入端与第二电平电压信号端电连接,第一控制模块的第二输入端与第一时钟信号端电连接,第一控制模块的输出端与第三节点电连接;第二控制模块的第一控制端与第三节点电连接,第二控制模块的第二控制端与第二时钟信号端电连接,第二控制模块的第一端与第一电平电压信号端电连接,第二控制模块的第二端与第二节点电连接;第三控制模块的控制端与后m级移位寄存器输出端电连接,第三控制模块的第一端与第一电平电压信号端电连接,第三控制模块的第二端与第一节点电连接;第一输出模块的控制端与第三节点电连接,第一输出模块的第一端与第一电平电压信号端电连接,第一输出模块的第二端与移位寄存器输出端电连接;第二输出模块的控制端与第二节点电连接,第二输出模块的第一端与移位寄存器输出端电连接,第二输出模块的第二端与第二时钟信号端电连接。

16、在第一方面一种可能的实施方式中,输入模块包括第一晶体管,第二控制模块包括第二晶体管和第三晶体管,第一控制模块包括第四晶体管和第五晶体管,第一输出模块包括第六晶体管,第二输出模块包括第七晶体管,第三控制模块包括第八晶体管;第一晶体管的控制端和第一端均与移位寄存器输入端电连接,第一晶体管的第二端与第一节点电连接;第二晶体管的控制端与第二时钟信号端电连接,第二晶体管的第一端与第三晶体管的第二端电连接,第二晶体管的第二端与第一节点电连接;第三晶体管的控制端与第三节点电连接,第三晶体管的第一端与第一电平电压信号端电连接;第四晶体管的控制端与移位寄存器输入端电连接,第四晶体管的第一端与第三节点电连接,第四晶体管的第二端与第二时钟信号端电连接;第五晶体管的控制端与第二时钟信号端电连接,第五晶体管的第一端与第二电平电压信号端电连接,第五晶体管的第二端与第三节点电连接;第六晶体管的控制端与第三节点电连接,第六晶体管的第一端与第一电平电压信号端电连接,第六晶体管的第二端与移位寄存器输出端电连接;第七晶体管的控制端与第二节点电连接,第七晶体管的第一端与移位寄存器输出端电连接,第七晶体管的第二端与第二时钟信号端电连接;第八晶体管的控制端与后m级移位寄存器输出端电连接,第八晶体管的第一端与第一节点电连接,第八晶体管的第二端与第一电平电压信号端电连接。

17、在第一方面一种可能的实施方式中,m的取值为2。

18、在第一方面一种可能的实施方式中,移位寄存器还包括第一存储模块、第二存储模块和第一开关模块;第一存储模块的第一端与第一电平电压信号端电连接,第一存储模块的第二端与第三节点电连接,用于维持第三节点的节点电位稳定;第二存储模块的第一端与移位寄存器输出端电连接,第二存储模块的第二端与第二节点电连接,用于对第二节点的节点电位起到自举和维持作用;第一开关模块的控制端与第二电平电压信号端电连接,第一开关模块的第一端与第一节点电连接,第一开关模块的第二端与第二节点电连接。

19、在第一方面一种可能的实施方式中,第一存储模块包括第一电容,第二存储模块包括第二电容,第一开关模块包括第九晶体管;第一电容的第一极与第一电平电压信号端电连接,第一电容的第二极与第三节点电连接;第二电容的第一端与移位寄存器输出端电连接,第二电容的第二端与第二节点电连接;第九晶体管的控制端与第二电平电压信号端电连接,第九晶体管的第一端与第一节点电连接,第九晶体管的第二端与第二节点电连接。

20、在第一方面一种可能的实施方式中,第一电平电压为非使能电平,第二电平电压为使能电平;若相邻级移位寄存器输出交叠的扫描脉冲波形,在第一阶段中,移位寄存器输入端提供非使能电平,第一时钟信号端提供使能电平,第二时钟信号端提供非使能电平;第一控制模块导通,将第二电平电压信号端提供的第二电平电压传输至第三节点,第一输出模块导通,将第一电平电压信号端提供的非使能电平传输至移位寄存器输出端;在第二阶段中,移位寄存器输入端提供使能电平,第一时钟信号端提供使能电平,第二时钟信号端提供非使能电平;第一控制模块导通,第三节点为使能电平;第一输出模块响应于第三节点的使能电平导通,将第一电平电压信号端的使能电平传输至移位寄存器输出端;输入模块导通,将移位寄存器输入端提供的使能电平传输至第一节点;第二输出模块响应于第二节点的使能电平导通,将第二时钟信号端提供的非使能电平传输至移位寄存器输出端;在第三阶段中,移位寄存器输入端提供使能电平,第一时钟信号端提供非使能电平,第二时钟信号端提供使能电平;第二节点的节点电位低于使能电平;第二输出模块导通,将第二时钟信号端提供的使能电平传输至移位寄存器输出端;在第四阶段中,移位寄存器输入端提供非使能电平,第一时钟信号端提供非使能电平,第二时钟信号端提供使能电平;输入模块关断,第二节点维持使能电平;第二输出模块导通,将第二时钟信号端提供的使能电平传输至移位寄存器输出端;在第五阶段中,移位寄存器输入端提供非使能电平,第一时钟信号端提供使能电平,第二时钟信号端提供非使能电平;第一控制模块导通,将第二电平电压信号端提供的第二电平电压传输至第三节点;第一输出模块导通,将第一电平电压信号端提供的非使能电平传输至移位寄存器输出端;在第六阶段,移位寄存器输出端提供非使能电平;第一控制模块关断,第三节点维持使能电平;第一输出模块导通,将第一电平电压信号端提供的非使能电平传输至移位寄存器输出端;或者,若相邻级移位寄存器输出不交叠的扫描脉冲波形,在第一阶段中,移位寄存器输入端提供非使能电平,第一时钟信号端提供使能电平,第二时钟信号端提供非使能电平;第一控制模块导通,将第二电平电压信号端提供的第二电平电压传输至第三节点,第一输出模块导通,将第一电平电压信号端提供的非使能电平传输至移位寄存器输出端;在第二阶段中,移位寄存器输入端提供使能电平,第一时钟信号端提供非使能电平,第二时钟信号端提供非使能电平;输入模块导通,将移位寄存器输入端提供的使能电平传输至第一节点;第二输出模块响应于第二节点的使能电平导通,将第二时钟信号端提供的非使能电平传输至移位寄存器输出端;在第三阶段中,移位寄存器输入端提供非使能电平,第一时钟信号端提供非使能电平,第二时钟信号端提供使能电平;第二节点的节点电位低于使能电平;第二输出模块导通,将第二时钟信号端提供的使能电平传输至移位寄存器输出端;在第四阶段中,移位寄存器输入端提供非使能电平,第一时钟信号端提供非使能电平,第二时钟信号端提供非使能电平;第二节点维持使能电平;第二输出模块导通,将第二时钟信号端提供的非使能电平传输至移位寄存器输出端;在第五阶段中,移位寄存器输入端提供非使能电平,第一时钟信号端提供使能电平,第二时钟信号端提供非使能电平;第一控制模块导通,将第二电平电压信号端提供的第二电平电压传输至第三节点;第一输出模块导通,将第一电平电压信号端提供的非使能电平传输至移位寄存器输出端;在第六阶段,移位寄存器输出端提供非使能电平;第一控制模块关断,第三节点维持使能电平;第一输出模块导通,将第一电平电压信号端提供的非使能电平传输至移位寄存器输出端。

21、基于相同的发明构思,第二方面,本技术实施例提供了一种栅极驱动电路,该栅极驱动电路包括多个如本技术第一方面前述任一实施方式提供的移位寄存器,多个移位寄存器级联连接。

22、在第二方面一种可能的实施方式中,第n+1级移位寄存器中的第一时钟信号和第二时钟信号均与第n级移位寄存器中的第一时钟信号和第二时钟信号具有预设相位差,n为正整数。

23、在第二方面一种可能的实施方式中,栅极驱动电路包括第一时钟信号线、第二时钟信号线、第三时钟信号线和第四时钟信号线;第一时钟信号线、第二时钟信号线、第三时钟信号线和第四时钟信号线所提供的时钟信号之间依次间隔1/4个时钟信号周期;第n级移位寄存器中的第一时钟信号端与第二时钟信号线电连接,第n级移位寄存器中的第二时钟信号端与第四时钟信号线电连接;第n+1级移位寄存器中的第一时钟信号端与第三时钟信号线电连接,第n+1级移位寄存器中的第二时钟信号端与第一时钟信号线电连接;第n+2级移位寄存器中的第一时钟信号端与第四时钟信号线电连接,第n+2级移位寄存器中的第二时钟信号端与第二时钟信号线电连接;第n+3级移位寄存器中的第一时钟信号端与第一时钟信号线电连接,第n+3级移位寄存器中的第二时钟信号端与第三时钟信号线电连接。

24、在第二方面一种可能的实施方式中,第一时钟信号线、第二时钟信号线、第三时钟信号线和第四时钟信号线所提供时钟信号的时钟信号周期均一致。

25、在第二方面一种可能的实施方式中,第n-1级移位寄存器的移位寄存器输出端复用为第n级移位寄存器的移位寄存器输入端;第n级移位寄存器的移位寄存器输出端复用为第n+1级移位寄存器的移位寄存器输入端。

26、在第二方面一种可能的实施方式中,第n-1级移位寄存器的移位寄存器输出端所输出的信号的使能电平阶段与第一时钟信号线提供的时钟信号的一个使能电平阶段一致。

27、基于相同的发明构思,第三方面,本技术实施例提供了一种显示面板,该显示面板包括如本技术第二方面前述任一实施方式提供的栅极驱动电路。

28、基于相同的发明构思,第四方面,本技术实施例提供了一种显示面板,该显示装置包括如本技术第三方面提供的显示面板。

29、本技术实施例提供一种移位寄存器、栅极驱动电路、显示面板及显示装置,该移位寄存器中设置有输入模块、第一控制模块、第二控制模块、第三控制模块、第一输出模块和第二输出模块,其中,第二控制模块可以用于调节第三节点电位,从而控制第一输出模块的导通;输入模块、第二控制模块和第三控制模块可以用于调节第一节点的电位,从而得以控制第二输出模块的导通。这样,通过灵活控制第一输出模块和第二输出模块的导通,使得移位寄存器能够配合实际像素电路需求输出相应扫描脉冲波形。本技术实施例的一种移位寄存器、栅极驱动电路、显示面板及显示装置,基于上述改进后的电路结构,再配合时钟信号的控制,能够有效输出相邻级移位寄存器可交叠和不交叠的扫描脉冲波形,从而能够充分满足像素电路对扫描脉冲波形的多样化需求。

本文地址:https://www.jishuxx.com/zhuanli/20240731/182300.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。