技术新讯 > 信息存储应用技术 > 字线解码电路、存储芯片和字线解码控制方法与流程  >  正文

字线解码电路、存储芯片和字线解码控制方法与流程

  • 国知局
  • 2024-07-31 19:59:54

本发明涉及半导体,具体而言,涉及一种字线解码电路、存储芯片和字线解码控制方法。

背景技术:

1、随着科技的进步,对存储器的容量需求不断增大,并对数据处理的速度需求也不断增加。在大容量的存储芯片设计中,存储芯片的面积主要是由存储单元阵列及字线解码电路的面积决定的。

2、现有技术中,大容量存储芯片中字线解码电路的面积比较大,导致制造成本较高。

技术实现思路

1、本发明的目的在于提供一种字线解码电路、存储芯片和字线解码控制方法,以解决大容量存储芯片中字线解码电路的面积比较大,导致制造成本较高的问题。

2、第一方面,本发明提供一种字线解码电路,所述字线解码电路包括预解码模块、全局解码模块、选择解码模块、字线驱动模块、电源模块以及控制模块;所述预解码模块与所述全局解码模块、所述选择解码模块均电连接,所述全局解码模块、所述选择解码模块均与所述字线驱动模块,所述字线驱动模块与存储单元阵列电连接;所述电源模块与所述预解码模块、所述全局解码模块、所述选择解码模块以及所述控制模块均电连接;

3、所述电源模块用于分别为所述全局解码模块和所述选择解码模块提供操作电压;

4、所述控制模块用于在对所述存储单元阵列进行读操作时,控制所述电源模块调节输入到所述选择解码模块的操作电压,进而调节所述选择解码模块的输出信号的电压,以增加所述字线驱动模块中的晶体管的驱动力。

5、第二方面,本发明提供一种存储芯片,所述存储芯片包括存储单元阵列以及前述实施方式任一项所述的字线解码电路。

6、第三方面,本发明提供一种字线解码控制方法,应用于前述实施方式所述的存储芯片,所述方法包括:

7、所述控制模块接收到针对所述存储单元阵列的读操作指令时,向所述电源模块输出电压调节信号;

8、所述电源模块根据所述电压调节信号调节输入到所述选择解码模块的操作电压,进而调节所述选择解码模块的输出信号的电压,以增加所述字线驱动模块中的晶体管的驱动力。

9、本发明实施例提供的字线解码电路、存储芯片以及字线解码控制方法,字线解码电路包括预解码模块、全局解码模块、选择解码模块、字线驱动模块、电源模块以及控制模块,预解码模块与全局解码模块、选择解码模块均电连接,全局解码模块、选择解码模块均与字线驱动模块,字线驱动模块与存储单元阵列电连接,电源模块与预解码模块、全局解码模块、选择解码模块以及控制模块均电连接,电源模块用于分别为全局解码模块和选择解码模块提供操作电压,控制模块用于在对存储单元阵列进行读操作时,控制电源模块调节输入到选择解码模块的操作电压,进而调节选择解码模块的输出信号的电压,以增加字线驱动模块中的晶体管的驱动力。在字线翻转速度不变的情况下,可以通过增加字线驱动模块中的晶体管的驱动力,减小字线驱动模块中的晶体管的尺寸,进而减小字线解码电路的面积,降低制造字线解码电路的成本。

技术特征:

1.一种字线解码电路,其特征在于,所述字线解码电路包括预解码模块、全局解码模块、选择解码模块、字线驱动模块、电源模块以及控制模块;所述预解码模块与所述全局解码模块、所述选择解码模块均电连接,所述全局解码模块、所述选择解码模块均与所述字线驱动模块,所述字线驱动模块与存储单元阵列电连接;所述电源模块与所述预解码模块、所述全局解码模块、所述选择解码模块以及所述控制模块均电连接;

2.根据权利要求1所述的电路,其特征在于,所述电源模块输入到所述选择解码模块的操作电压包括第一操作高电压和第一操作低电压;

3.根据权利要求2所述的电路,其特征在于,所述电源模块输入到所述全局解码模块的操作电压包括第二操作高电压和第二操作低电压,所述第二操作高电压为所述设定高电压,所述第二操作低电压为所述设定低电压。

4.根据权利要求1所述的电路,其特征在于,所述字线驱动模块包括多个字线驱动单元,所述存储单元阵列包括多个存储单元,所述字线驱动单元与所述存储单元一一对应电连接。

5.根据权利要求4所述的电路,其特征在于,所述预解码模块用于将接收的待解码信号进行预解码生成预解码信号,并将所述预解码信号传输至所述全局解码模块以及所述选择解码模块;

6.根据权利要求5所述的电路,其特征在于,所述全局解码模块包括多个全局解码单元,所述选择解码模块包括多个选择解码单元,每个所述字线驱动单元分别与一个所述全局解码单元和一个所述选择解码单元电连接;其中,不同所述全局解码单元采用不同的第一逻辑电路对所述预解码信号进行解码,不同所述选择解码单元采用不同的第二逻辑电路对所述预解码信号进行解码;所述全局字线信号包括各所述全局解码单元对所述预解码信号进行解码得到的信号,所述字线选择信号包括各所述选择解码单元对所述预解码信号进行解码得到的信号。

7.根据权利要求6所述的电路,其特征在于,每个所述字线驱动单元包括第一晶体管、第二晶体管以及第三晶体管;每个所述选择解码单元包括第一输出端和第二输出端;

8.一种存储芯片,其特征在于,所述存储芯片包括存储单元阵列以及权利要求1-7任一项所述的字线解码电路。

9.一种字线解码控制方法,其特征在于,应用于权利要求8所述的存储芯片,所述方法包括:

10.根据权利要求9所述的字线解码控制方法,其特征在于,所述电源模块输入到所述选择解码模块的操作电压包括第一操作高电压和第一操作低电压;所述电源模块根据所述电压调节信号调节输入到所述选择解码模块的操作电压,包括:

技术总结本发明实施例提供的字线解码电路、存储芯片以及字线解码控制方法,涉及半导体技术领域,字线解码电路包括预解码模块、全局解码模块、选择解码模块、字线驱动模块、电源模块以及控制模块,字线驱动模块与存储单元阵列电连接,电源模块用于分别为全局解码模块和选择解码模块提供操作电压,控制模块用于在对存储单元阵列进行读操作时,控制电源模块调节输入到选择解码模块的操作电压,进而调节选择解码模块的输出信号的电压,以增加字线驱动模块中的晶体管的驱动力。在字线翻转速度不变的情况下,可以通过增加字线驱动模块中的晶体管的驱动力,减小字线驱动模块中的晶体管的尺寸,进而减小字线解码电路的面积,降低制造存储芯片的成本。技术研发人员:金晓明,汪齐方受保护的技术使用者:普冉半导体(上海)股份有限公司技术研发日:技术公布日:2024/6/5

本文地址:https://www.jishuxx.com/zhuanli/20240731/184937.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。