移位寄存器、显示面板和显示装置的制作方法
- 国知局
- 2024-07-31 19:59:49
本发明涉及显示,尤其涉及一种移位寄存器、显示面板和显示装置。
背景技术:
1、随着显示技术的发展,显示面板的分辨率和尺寸逐渐增大,像素的行数和列数也相应的增加,使得信号线的行扫描时间缩短,以及信号线的长度增长,致使信号线的负载增大,导致信号线上的信号延迟也增大,缩短了像素的充电时间,可能会造成写入像素的数据信号不准确。
2、因此,如何减小信号线上的信号延迟,增加像素的充电时间,成为当前亟待解决的技术问题。
技术实现思路
1、本发明提供了一种移位寄存器、显示面板和显示装置,以改善信号延迟的问题,增加像素的充电时间,提高显示面板的显示准确性。
2、根据本发明的一方面,提供了一种移位寄存器,包括:级联的多个移位寄存单元;各级移位寄存单元输出的栅极驱动信号依次移位;
3、移位寄存单元包括第一输入模块、第二输入模块和输出模块;第一输入模块分别与第一输入端和第一节点电连接;第一输入模块用于根据第一输入端输入的第一输入信号,控制第一节点的电位;第二输入模块分别与第二输入端、第一时钟端、以及第一节点电连接;第二输入模块用于根据第二输入端输入的第二输入信号,输入第一时钟端的第一时钟信号至第一节点;
4、输出模块分别与第一节点、第二时钟端和输出端电连接;输出模块用于根据第二时钟端输入的第二时钟信号和第一节点的电位输出栅极驱动信号至输出端;
5、其中,第一输入信号包括第一有效脉冲;第二输入信号包括第二有效脉冲;栅极驱动信号包括栅极驱动脉冲;第一有效脉冲的终止时刻位于栅极驱动脉冲的起始时刻之前;第二有效脉冲的起始时刻位于栅极驱动脉冲的起始时刻之后,且第二有效脉冲的时间与栅极驱动脉冲的时间交叠;第一时钟信号包括第三有效脉冲,第三有效脉冲的起始时刻位于第二有效脉冲的起始时刻之前。
6、根据本发明的又一方面,提供了一种显示面板,包括:显示区和非显示区;
7、显示区包括阵列排布的多个像素;非显示区包括上述移位寄存器。
8、根据本发明的又一方面,提供了一种显示装置,包括上述显示面板。
9、本发明的技术方案,通过设置第二输入模块分别与第二输入端、第一时钟端、以及第一节点电连接,可使得第二输入模块能够在第二输入信号的第二有效脉冲的控制下,将第一时钟信号写入第一节点,进而可通过设置第二输入信号的第二有效脉冲的时间,以及设置第一时钟信号的第三有效脉冲的时间,控制第一节点写入第一时钟信号的使能电平的时间;同时,设置第二有效脉冲的起始时刻位于栅极驱动脉冲的起始时刻之后,且第二有效脉冲的时间与栅极驱动脉冲的时间交叠,可在栅极驱动脉冲的终止时刻或终止时刻之前,将第一时钟信号写入第一节点,第三有效脉冲的起始时刻位于第二有效脉冲的起始时刻之前,可确保在第二有效脉冲的起始时刻,第一节点可写入第三有效脉冲的使能电平,从而保证在栅极驱动脉冲的终止时刻,加快栅极驱动信号的跳变,减小信号延迟;此外,在同样的尺寸下,该移位寄存器能够在相同的时间内输出更多的栅极驱动信号,该移位寄存器具有更强的驱动能力,有利于减小移位寄存器的尺寸,进而有利于降低移位寄存器的负载、寄生电容增大和噪声,进而在该移位寄存器应用于显示面板时,能够减小显示面板的边框、增加像素的充电时间,提高显示面板的显示效果。
10、应当理解,本部分所描述的内容并非旨在标识本发明的实施例的关键或重要特征,也不用于限制本发明的范围。本发明的其它特征将通过以下的说明书而变得容易理解。
技术特征:1.一种移位寄存器,其特征在于,包括:级联的多个移位寄存单元;各级所述移位寄存单元输出的栅极驱动信号依次移位;
2.根据权利要求1所述的移位寄存器,其特征在于,所述第三有效脉冲的终止时刻位于所述栅极驱动脉冲的终止时刻之后。
3.根据权利要求1所述的移位寄存器,其特征在于,所述第二有效脉冲的终止时刻位于所述第三有效脉冲的终止时刻之后。
4.根据权利要求1所述的移位寄存器,其特征在于,所述第一输入模块包括第一输入晶体管;所述第一输入晶体管的第一极和所述第一输入晶体管的栅极均与所述第一输入端电连接;所述第一输入晶体管的第二极与所述第一节点电连接;
5.根据权利要求1所述的移位寄存器,其特征在于,所述输出模块包括第一输出晶体管和第一电容;所述第一输出晶体管的第一极与所述第二时钟端电连接,所述第一输出晶体管的第二极与所述输出端电连接,所述第一输出晶体管的栅极与所述第一节点电连接;所述第一电容分别与所述第一节点和所述输出端电连接。
6.根据权利要求1所述的移位寄存器,其特征在于,所述输出模块还分别与第三时钟端和固定信号端电连接;所述输出模块还包括第二输出晶体管;
7.根据权利要求1所述的移位寄存器,其特征在于,前x级所述移位寄存单元分别接收起始信号作为所述第一输入信号,且各级所述移位寄存单元接收的所述起始信号依次移位;第(n+x)级所述移位寄存单元的所述第一输入模块接收第(n)级所述移位寄存单元输出的栅极驱动信号g(n)作为所述第一输入信号;其中,x为大于或等于2的整数,n为大于或等于1的整数。
8.根据权利要求7所述的移位寄存器,其特征在于,x为大于或等于3的整数;
9.根据权利要求8所述的移位寄存器,其特征在于,所述移位寄存器分别与2x个时钟线电连接;
10.根据权利要求9所述的移位寄存器,其特征在于,第(2x*i+j)个所述移位寄存单元的所述第一时钟端与第a个所述时钟线电连接;其中,a为(j+q)除以2x的余数,q为大于0且小于x-1的整数。
11.根据权利要求10所述的移位寄存器,其特征在于,y大于q。
12.根据权利要求11所述的移位寄存器,其特征在于,y=x-1。
13.根据权利要求11所述的移位寄存器,其特征在于,q=1。
14.根据权利要求9所述的移位寄存器,其特征在于,所述输出模块还分别与第三时钟端和固定信号端电连接;所述输出模块还包括第二输出晶体管;所述第二输出晶体管的第一极与所述固定信号端电连接,所述固定信号端的电位为非使能电平;所述第二输出晶体管的第二极与所述输出端电连接;所述第二输出晶体管的栅极与所述第三时钟端电连接;
15.根据权利要求8所述的移位寄存器,其特征在于,各级所述移位寄存单元的所述第二时钟端接收的所述第二时钟信号的有效脉冲依次移位。
16.根据权利要求15所述的移位寄存器,其特征在于,所述输出模块还分别与第三时钟端和固定信号端电连接;所述输出模块还包括第二输出晶体管;所述第二输出晶体管的第一极与所述固定信号端电连接,所述固定信号端的电位为非使能电平;所述第二输出晶体管的第二极与所述输出端电连接;所述第二输出晶体管的栅极与所述第三时钟端电连接;
17.根据权利要求16所述的移位寄存器,其特征在于,第(n)级所述移位寄存单元的所述第二时钟端接收的所述第二时钟信号复用为所述第(n+x)级所述移位寄存单元的所述第三时钟端接收的所述第三时钟信号;
18.根据权利要求17所述的移位寄存器,其特征在于,在同一所述移位寄存单元的移位周期中,所述第一时钟信号的第三有效脉冲的起始时刻位于所述第二时钟信号的第四有效脉冲的起始时刻和所述第三时钟信号的第五有效脉冲的起始时刻之间。
19.根据权利要求18所述的移位寄存器,其特征在于,各级所述移位寄存单元的所述第一时钟端接收的第一时钟信号的有效脉冲依次移位。
20.根据权利要求17所述的移位寄存器,其特征在于,第(n)级所述移位寄存单元的所述第二时钟端接收的所述第二时钟信号复用为所述第(n+2x-p)级所述移位寄存单元的所述第一时钟端接收的所述第一时钟信号;
21.一种显示面板,其特征在于,包括:显示区和非显示区;
22.根据权利要求21所述的显示面板,其特征在于,所述像素包括相互电连接的像素电路和发光元件;所述像素电路包括驱动模块、写入模块;所述写入模块与所述驱动模块电连接;所述驱动模块与所述发光元件电连接;
23.一种显示装置,其特征在于,包括:权利要求21-22任一项所述的显示面板。
技术总结本发明公开一种移位寄存器、显示面板和显示装置,移位寄存器的移位寄存单元包括第一输入模块、第二输入模块和输出模块;第一输入模块用于根据第一输入信号,控制第一节点的电位;第二输入模块用于根据第二输入信号,输入第一时钟信号至第一节点;输出模块用于根据第二时钟信号和第一节点的电位输出栅极驱动信号至输出端;其中,第二输入信号包括第二有效脉冲;栅极驱动信号包括栅极驱动脉冲;第二有效脉冲的起始时刻位于栅极驱动脉冲的起始时刻之后,且第二有效脉冲的时间与栅极驱动脉冲的时间交叠;第一时钟信号包括第三有效脉冲,第三有效脉冲的起始时刻位于第二有效脉冲的起始时刻之前。采用上述技术方案,能够减小信号延迟。技术研发人员:严婷婷,林杰受保护的技术使用者:上海天马微电子有限公司技术研发日:技术公布日:2024/6/2本文地址:https://www.jishuxx.com/zhuanli/20240731/184930.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表