技术新讯 > 信息存储应用技术 > 显示装置、栅极驱动电路、移位寄存单元及其驱动方法与流程  >  正文

显示装置、栅极驱动电路、移位寄存单元及其驱动方法与流程

  • 国知局
  • 2024-07-31 19:49:34

本公开涉及显示,尤其涉及一种显示装置、栅极驱动电路、移位寄存单元及其驱动方法。

背景技术:

1、栅极驱动电路是有源矩阵有机发光二极体(active matrix organic light-emitting diode,amoled)显示中一种重要的辅助电路。现有的栅极驱动电路包括多个级联的移位寄存单元。然而,该栅极驱动电路还有待改进。

技术实现思路

1、本公开的目的在于提供一种显示装置、栅极驱动电路、移位寄存单元及其驱动方法。

2、根据本公开的一个方面,提供一种移位寄存单元,包括:

3、输入子电路,与信号输入端、第一时钟信号端以及第一节点连接,用于在所述第一时钟信号端的电位的控制下控制所述信号输入端与所述第一节点连接;

4、第一控制子电路,与第一电源信号端、所述第一时钟信号端、所述第一节点以及第二节点连接,用于在所述第一节点的电位的控制下控制所述第一时钟信号端与所述第二节点连接,还用于在所述第一时钟信号端的电位的控制下控制所述第一电源信号端与所述第二节点连接;

5、第二控制子电路,与所述第二节点、第三节点、第四节点以及第二时钟信号端连接,用于在所述第二节点的电位的控制下控制所述第二时钟信号端与所述第三节点连接,还用于在所述第二时钟信号端的电位的控制下控制所述第三节点与所述第四节点连接;

6、第三控制子电路,与所述第一节点、所述第二时钟信号端以及第五节点连接,用于根据所述第一节点以及所述第二时钟信号端的电位控制所述第五节点的电位;

7、输出子电路,与所述第一电源信号端、第二电源信号端、所述第四节点、所述第五节点以及信号输出端连接,用于在所述第四节点的电位的控制下控制所述第二电源信号端与所述信号输出端连接,还用于在所述第五节点的电位的控制下控制所述第一电源信号端与所述信号输出端连接。

8、进一步地,所述第三控制子电路与所述第一节点、所述第二时钟信号端、所述第五节点以及第六节点连接,用于在所述第二时钟信号端的电位的控制下控制所述第一节点与所述第六节点连接,还用于在所述第六节点的电位的控制下控制所述第一节点与所述第五节点连接。

9、进一步地,所述第三控制子电路包括:

10、第一晶体管,所述第一晶体管的控制极与所述第二时钟信号端连接,所述第一晶体管的第一极与所述第一节点连接,所述第一晶体管的第二极与所述第六节点连接;

11、第二晶体管,所述第二晶体管的控制极与所述第六节点连接,所述第二晶体管的第一极与所述第一节点连接,所述第二晶体管的第二极与所述第五节点连接。

12、进一步地,所述移位寄存单元还包括:

13、第四控制子电路,与所述第一节点、所述第二节点、所述第二电源信号端、第七节点以及所述第二时钟信号端连接,用于在所述第二节点的电位的控制下控制所述第二电源信号端与所述第七节点连接,还用于在所述第一节点的电位的控制下控制所述第七节点与所述第二时钟信号端连接。

14、进一步地,所述第四控制子电路包括:

15、第三晶体管,所述第三晶体管的控制极与所述第二节点连接,所述第三晶体管的第一极与所述第二电源信号端连接,所述第三晶体管的第二极与所述第七节点连接;

16、第四晶体管,所述第四晶体管的控制极与所述第一节点连接,所述第四晶体管的第一极与所述第二时钟信号端连接,所述第四晶体管的第二极与所述第七节点连接。

17、进一步地,所述第四控制子电路还包括:

18、第一电容,连接于所述第一节点与所述第七节点之间。

19、进一步地,所述输入子电路包括:

20、第五晶体管,所述第五晶体管的控制极与所述第一时钟信号端连接,所述第五晶体管的第一极与所述信号输入端连接,所述第五晶体管的第二极与所述第一节点连接。

21、进一步地,所述第一控制子电路包括:

22、第六晶体管,所述第六晶体管的控制极与所述第一时钟信号端连接,所述第五晶体管的第一极与所述第一电源信号端连接,所述第六晶体管的第二极与所述第二节点连接;

23、第七晶体管,所述第七晶体管的控制极与所述第一节点连接,所述第七晶体管的第一极与所述第一时钟信号端连接,所述第七晶体管的第二极与所述第二节点连接。

24、进一步地,所述输出子电路包括:

25、第八晶体管,所述第八晶体管的控制极与所述第四节点连接,所述第八晶体管的第一极与所述第二电源信号端连接,所述第八晶体管的第二极与所述信号输出端连接;

26、第九晶体管,所述第九晶体管的控制极与所述第五节点连接,所述第九晶体管的第一极与所述第一电源信号端连接,所述第九晶体管的第二极与所述信号输出端连接;

27、第二电容,连接于所述第四节点与所述第二电源信号端之间。

28、进一步地,所述第二控制子电路包括:

29、第十晶体管,所述第十晶体管的控制极与所述第二节点连接,所述第十晶体管的第一极与所述第二时钟信号端连接,所述第十晶体管的第二极与所述第三节点连接;

30、第十一晶体管,所述第十一晶体管的控制极与所述第二时钟信号端连接,所述第十一晶体管的第一极与所述第三节点连接,所述第十一晶体管的第二极与所述第四节点连接;

31、第三电容,连接于所述第二节点与所述第三节点之间。

32、进一步地,所述移位寄存单元还包括:

33、上拉子电路,所述上拉子电路与所述第五节点、所述第二电源信号端以及所述第四节点连接,用于在所述第五节点的电位的控制下控制所述第二电源信号端与所述第四节点连接。

34、进一步地,所述上拉子电路包括:

35、第十二晶体管,所述第十二晶体管的控制极与所述第五节点连接,所述第十二晶体管的第一极与所述第二电源信号端连接,所述第十二晶体管的第二极与所述第四节点连接。

36、进一步地,所述移位寄存单元还包括:

37、稳压子电路,连接于所述第五节点。

38、进一步地,所述稳压子电路包括:

39、稳压电容,连接于所述第五节点与所述信号输出端之间。

40、进一步地,所述移位寄存单元还包括:

41、防闪屏子电路,与所述第一节点、所述第五节点、所述第二电源信号端以及所述控制信号端连接,用于在所述控制信号端的电位的控制下控制所述第一节点与所述第二电源信号端连接,还用于在所述控制信号端的电位的控制下控制所述第五节点与所述第二电源信号端连接。

42、根据本公开的一个方面,提供一种栅极驱动电路,包括多个级联的上述的移位寄存单元。

43、根据本公开的一个方面,提供一种显示装置,包括上述的栅极驱动电路。

44、根据本公开的一个方面,提供一种移位寄存单元的驱动方法,所述驱动方法采用上述的移位寄存单元,所述驱动方法包括:

45、使所述输入子电路在所述第一时钟信号端的电位的控制下控制所述信号输入端与所述第一节点连接;

46、使所述第一控制子电路在所述第一节点的电位的控制下控制所述第一时钟信号端与所述第二节点连接,还使所述第一控制子电路在所述第一时钟信号端的电位的控制下控制所述第一电源信号端与所述第二节点连接;

47、使所述第二控制子电路在所述第二节点的电位的控制下控制所述第二时钟信号端与所述第三节点连接,还使所述第二控制子电路在所述第二时钟信号端的电位的控制下控制所述第三节点与所述第四节点连接;

48、使所述第三控制子电路根据所述第一节点以及所述第二时钟信号端的电位控制所述第五节点的电位;

49、使所述输出子电路在所述第四节点的电位的控制下控制所述第二电源信号端与所述信号输出端连接,还使所述输出子电路在所述第五节点的电位的控制下控制所述第一电源信号端与所述信号输出端连接。

50、本公开的显示装置、栅极驱动电路、移位寄存单元及其驱动方法,当输入子电路在第一时钟信号端的电位的控制下控制信号输入端与第一节点连接时,该第三控制子电路根据第二时钟信号端的电位控制第一节点与第五节点断开,防止信号输入端的电位直接写入第五节点,避免出现台阶现象;当输入子电路在第一时钟信号端的电位的控制下控制信号输入端与第一节点断开时,该第三控制子电路根据第二时钟信号端的电位控制第一节点与第五节点连接,以使信号输出端正常输出。

本文地址:https://www.jishuxx.com/zhuanli/20240731/184198.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。