技术新讯 > 信息存储应用技术 > 移位寄存器单元电路、其驱动方法及显示装置与流程  >  正文

移位寄存器单元电路、其驱动方法及显示装置与流程

  • 国知局
  • 2024-07-31 19:37:01

本申请涉及显示技术,尤其涉及一种移位寄存器单元电路、其驱动方法及显示装置。

背景技术:

1、液晶显示器是一种以玻璃基板为制造材料的平面显示器。为了在不增加任何工艺和制造成本的情况下,通过阵列基板栅极驱动(gate driver on array,简称goa)技术,采用用于形成像素电路内的tft(thin filmtransistor,薄膜晶体管)的制造工艺,将像素电路的驱动电路与像素电路形成为一体。而相关技术中,为了降低制造成本,最好是用于tft相同异电型的晶体管形成包含移位寄存器在内的驱动电路。但是,本申请的发明人发现,各级移位寄存器中使用较多的tft,若想要增加一行输出信号,就需要增加一个移位寄存器,这样,就会导致驱动电路中使用较多的tft,从而增加了移位寄存器走线数量,导致各行信号干扰较强的问题。

技术实现思路

1、有鉴于此,本申请的目的在于提出一种移位寄存器单元电路、其驱动方法及显示装置,以解决或部分解决上述问题。

2、基于上述目的,本申请提供了一种移位寄存器单元电路,包括级联的n个移位寄存器单元,每个所述移位寄存器单元包括:

3、输出控制电路,包括第一端和第二端,分别与第一节点、第二节点电连接,且在起始信号和第一时钟信号的控制下,用于向所述第一节点和所述第二节点提供电平信号;

4、至少两个输出电路,每个所述输出电路耦接于所述第一节点和所述第二节点,在所述第一节点和所述第二节点的电平信号控制下,向输出电路的输出端提供输出信号;

5、其中,第n个移位寄存器单元的所述第一时钟信号与所述第n-4个移位寄存器单元的所述第一时钟信号共用同一个时钟信号输入端;第n个移位寄存器单元的所述起始信号接收第n-1个移位寄存器单元的最后一个输出电路的输出信号。

6、基于同一发明构思,本申请还提供了一种驱动方法,被配置为驱动如上述任一项所述的移位寄存器,所述方法包括:

7、输出控制电路在第一端、第二端、第一节点和第二节点的控制下,向至少两个输出电路提供电平信号;

8、至少两个输出电路在第一节点和第二节点信号的控制下,向输出电路的输出端提供输出信号。

9、基于同一发明构思,本申请还提供了一种显示装置,包括如上述任一项所述的移位寄存器单元电路。

10、从上面所述可以看出,本申请提供的一种移位寄存器单元电路、其驱动方法及显示装置,所述移位寄存器单元电路,包括级联的n个移位寄存器单元,每个移位寄存器单元包括:输出控制电路,包括第一端和第二端,分别与第一节点、第二节点电连接,且在起始信号和第一时钟信号的控制下,用于向第一节点和第二节点提供电平信号,这样,输出控制电路通过第一节点和第二节点的电平信号实现对输出电路的控制。至少两个输出电路,每个输出电路耦接于第一节点和第二节点,在第一节点和第二节点的电平信号控制下,向输出电路的输出端提供输出信号,这样,输出电路在第一节点和第二节点的电平信号的控制下能够实现向像素电路提供驱动信号。其中,第n个移位寄存器单元的所述第一时钟信号与所述第n-4个移位寄存器单元的所述第一时钟信号共用同一个时钟信号输入端;第n个移位寄存器单元的所述起始信号接收第n-1个移位寄存器单元的最后一个输出电路的输出信号,这样,在增加一行输出信号时,只增加输出电路部分的tft,从而实现了像素驱动电路中使用较少的tft,减少像素驱动电路中的走线数量,减少各行信号干扰。

技术特征:

1.一种移位寄存器单元电路,包括级联的n个移位寄存器单元,其特征在于:每个所述移位寄存器单元包括:

2.根据权利要求1所述的移位寄存器单元电路,其特征在于,所述输出控制电路包括:

3.根据权利要求1所述的移位寄存器单元电路,其特征在于,所述输出控制电路包括:

4.根据权利要求1所述的移位寄存器单元电路,其特征在于,每个所述输出电路包括:

5.根据权利要求2或3所述的移位寄存器单元电路,其特征在于,所述预充电电路包括:第一晶体管、第二晶体管和存储电容,所述存储电容的第一极用于接收所述第一参考电压信号,所述存储电容的第二极用于接收所述复位电路施加的第二参考电压信号;

6.根据权利要求2或3所述的移位寄存器单元电路,其特征在于,所述复位电路包括:第三晶体管,所述第三晶体管的控制极用于接收起始信号输入端输入的起始信号,所述第三晶体管的第一极用于接收第二参考电压信号输入端的第二参考电压信号,所述第三晶体管的第二极用于在所述起始信号的控制下将所述第二参考电压信号施加至所述预充电电路。

7.根据权利要求2所述的移位寄存器单元电路,其特征在于,所述第一反向控制电路包括:第四晶体管和第五晶体管,所述第四晶体管的控制极用于接收所述预充电电路输出的第一参考电压信号,所述第四晶体管的第一极用于接收所述第二参考电压信号,所述第四晶体管的第二极用于将接收的所述第二参考电压信号施加至第二节点;

8.根据权利要求3所述的移位寄存器单元电路,其特征在于,所述第二反向控制电路包括:第十六晶体管和第十七晶体管,所述第十六晶体管的控制极用于接收所述起始信号,所述第十六晶体管的第一极用于接收所述第二参考电压信号,所述第十六晶体管的第二极用于将接收的所述第二参考电压信号施加至第一节点;

9.根据权利要求4所述的移位寄存器单元电路,其特征在于,所述第一输出电路包括:第六晶体管和第七晶体管,所述第六晶体管的控制极用于接收所述第一节点的电压信号,所述第六晶体管的第一极用于接收所述第二时钟信号,所述第六晶体管的第二极用于将接收的所述第二时钟信号施加至所述第七晶体管的第一极;

10.根据权利要求4所述的移位寄存器单元电路,其特征在于,所述第二输出电路包括:第八晶体管和第九晶体管,所述第八晶体管的控制极用于将接收所述第二节点的电压信号,所述第八晶体管的第一极用于接收所述第一参考电压信号,所述第八晶体管的第二极用于将接收的所述第一参考电压信号施加至所述输出电路的输出端;

11.根据权利要求4所述的移位寄存器单元电路,其特征在于,所述第二输出电路包括:第八晶体管,所述第八晶体管的控制极耦接于所述第八晶体管的第一极,所述第八晶体管的第一极用于接收所述第一参考电压信号,所述第八晶体管的第二极用于将接收的所述第一参考电压信号施加至所述输出电路的输出端。

12.根据权利要求4所述的移位寄存器单元电路,其特征在于,所述第二输出电路包括:第八晶体管,所述第八晶体管的控制极耦接于第三参考电压信号输入端(vssh),所述第八晶体管的第一极用于接收所述第一参考电压信号,所述第八晶体管的第二极用于在第三参考电压信号的控制下将接收的所述第一参考电压信号施加至所述输出电路的输出端。

13.根据权利要求1所述的移位寄存器单元电路,其特征在于,每个所述移位寄存器还包括:

14.根据权利要求13所述的移位寄存器单元电路,其特征在于,所述发光控制信号驱动电路包括:

15.根据权利要求14所述的移位寄存器单元电路,其特征在于,所述第三输出电路包括:第十晶体管和第十一晶体管,所述第十晶体管的控制极用于接收所述第一节点的电压信号,所述第十晶体管的第一极用于接收所述第三时钟信号,所述第十晶体管的第二极用于将接收的所述第三时钟信号施加至所述第十一晶体管的第一极;

16.根据权利要求14所述的移位寄存器单元电路,其特征在于,所述第四输出电路包括:第十二晶体管和第十三晶体管,所述第十二晶体管的控制极用于将接收所述第二节点的电压信号,所述第十二晶体管的第一极用于接收所述第一参考电压信号,所述第十二晶体管的第二极用于将接收的所述第一参考电压信号施加至所述第三节点;

17.根据权利要求14所述的移位寄存器单元电路,其特征在于,所述第三反向控制电路包括第十四晶体管和第十五晶体管,所述第十四晶体管的控制极用于接收所述第四输出电路输出的第一参考电压信号,所述第十四晶体管的第一极用于接收所述第二参考电压信号,所述第四晶体管的第二极用于将接收的所述第二参考电压信号施加至所述第三节点;

18.一种驱动方法,其特征在于,被配置为驱动如权利要求1-17任一项所述的移位寄存器,所述方法包括:

19.一种显示装置,其特征在于,包括权利要求1-17任一项所述的移位寄存器单元电路。

技术总结本申请提供一种移位寄存器单元电路、其驱动方法及显示装置,所述移位寄存器单元电路,包括级联的N个移位寄存器单元,每个移位寄存器单元包括:输出控制电路,用于向第一节点和第二节点提供电平信号,能够实现对输出电路的控制。至少两个输出电路,每个输出电路在第一节点和第二节点的电平信号控制下,向输出电路的输出端提供输出信号,能够实现向像素电路提供驱动信号。其中,第n个移位寄存器单元和第n‑4个移位寄存器单元的第一时钟信号共用同一个时钟信号输入端;第n个移位寄存器单元的起始信号接收第n‑1个移位寄存器单元的最后一个输出电路的输出信号,这样,减少了TFT,使像素驱动电路中使用较少的TFT,减少了走线数量,减少各行信号干扰。技术研发人员:任锦宇,张方振,王新星受保护的技术使用者:京东方科技集团股份有限公司技术研发日:技术公布日:2024/2/1

本文地址:https://www.jishuxx.com/zhuanli/20240731/183226.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。