技术新讯 > 信息存储应用技术 > 信号同步调整方法及信号同步调整电路与流程  >  正文

信号同步调整方法及信号同步调整电路与流程

  • 国知局
  • 2024-07-31 20:12:27

本发明涉及一种信号同步调整方法,特别关于一种信号同步调整方法及信号同步调整电路。

背景技术:

1、同步动态随机存取内存(synchronous dynamic random access memory,sdram)为一种挥发性内存,其特点在于sdram设计为与中央处理器的计时同步化(synchronization,sync),使得内存控制器能够掌握准备所要求的数据所需的准确时钟周期,因此中央处理器不需要延后下一次的数据存取。而双信道同步动态随机存取内存(double data rate sdram,ddr sdram)为新一代的同步动态随机存取内存技术,双信道同步动态随机存取内存的双倍数据传输率指的就是单一周期内可读取或写入2次。在核心时钟不变的情况下,传输效率为同步动态随机存取内存的2倍。

2、其中,在双信道同步动态随机存取内存的技术下,数据选通信号dqs(data strobesignal)为一重要技术,其主要用于在一个时钟周期内准确的区分每个传输周期,以便于接收方准确接收信息。另外,双信道同步动态随机存取内存在执行读取操作时,数据选通信号dqs与写入信号无法立刻读取内存中的信息,而是需要一段时间的延迟,因而将该延迟的时间周期定义为dqs相对于读取信号的延迟时间。

3、一般而言,系统内存本身并没有时钟产生器,而是由内存控制器产生时钟(clock)提供给系统内存,使得存取动作能依时钟信号的指示而完成。如上所述,在大多数系统内存中,当执行读取命令时,必然产生读取延迟(read latency,trl),且读取延迟必须与时钟同步以保证读取操作稳定的执行。然而部分系统内存的数据选通信号dqs与时钟不同步的情况下,将导致数据选通信号dqs与时钟设置为不同步的时间。如果仅通过简单地延迟时间产生数据选通信号dqs,可能存在造成双信道同步动态随机存取内存在各种频率下无法稳定的执行读取操作的风险。

4、因此,本案发明人在观察上述缺失后,而遂有本发明的产生。

技术实现思路

1、本发明的目的提供一种信号同步调整方法,其应用于电子装置中的内存控制器和动态随机存取内存之间根据参考时钟信号的数据读取,该信号同步调整方法通过动态随机存取内存根据参考时钟信号的第一上升沿延迟达列选择信号延迟时间,之后动态随机存取内存触发列选择信号,搭配动态随机存取内存在延迟达该列选择信号延迟时间后,进一步延迟达内部数据选通信号延迟时间并触发一内部数据选通信号,使得列选择信号(columnselection signal)以及内部数据选通信号与参考时钟信号同步(synchronization,sync),以供动态随机存取内存通过同步的列选择信号以及内部数据选通信号稳定的执行读取操作。

2、本发明又一目的在于提供一种信号同步调整电路,其中,内部数据选通信号延迟电路以及外部数据选通信号延迟电路皆可以使用逻辑闸(例如,nand闸)与反相器的串联连接而产生来予以施行。因此,由于本发明的内部数据选通信号延迟电路以及外部数据选通信号延迟电路皆仅由反相器以及电阻所组成,可以大幅降低功耗,同时减少延迟电路所占用的空间,具有低功耗以及广泛适用性等功效。

3、本发明另一目的在于提供不同的信号同步调整方法以及信号同步调整电路,当动态随机存取内存处于低频模式时,本发明的动态随机存取内存可以根据参考时钟信号确认动态随机存取内存处于低频模式,并通过延迟达第一低频延迟时间后根据参考时钟信号的第二上升沿触发列选择信号,使得列选择信号与参考时钟信号同步,并通过延迟达第二低频延迟时间后触发内部数据选通信号;当动态随机存取内存处于高频模式时,本发明的动态随机存取内存可以根据参考时钟信号确认动态随机存取内存处于高频模式,并通过延迟达第一高频延迟时间后进一步延迟达第二高频延迟时间,以通过参考时钟信号对列选择信号的第一列选择数据进行修正。因此,实现列选择信号以及内部数据选通信号在各种频率下与参考时钟信号同步,保证动态随机存取内存在各种频率下稳定的执行读取操作。

4、为达上述目的,本发明提供一种信号同步调整方法,其应用于一电子装置中的一内存控制器和一动态随机存取内存之间根据一参考时钟信号的数据读取,该参考时钟信号的周期为一个时间周期,该信号同步调整方法包括:一控制步骤,该内存控制器对该动态随机存取内存触发一命令信号,该命令信号包括一第一命令、一第二命令、一第三命令以及一第四命令,且该内存控制器停止控制该动态随机存取内存;一列选择信号触发步骤,在该第三命令产生后,该动态随机存取内存根据该参考时钟信号的一第一上升沿延迟达一列选择信号延迟时间后触发一列选择信号(column selection signal);一内部数据选通信号触发步骤,该动态随机存取内存延迟达一内部数据选通信号延迟时间后触发一内部数据选通信号;一外部数据选通信号触发步骤,该动态随机存取内存延迟达一外部数据选通信号延迟时间后触发一外部数据选通信号。

5、较佳地,根据本发明的信号同步调整方法,其中,当该动态随机存取内存处于一低频模式时,该列选择信号的一第一列选择数据的时间长度为四个该时间周期的长度,当该动态随机存取内存处于一高频模式时,该列选择信号的该第一列选择数据的时间长度介于三个至四个该时间周期的长度之间。

6、较佳地,根据本发明的信号同步调整方法,其中,该列选择信号延迟时间、该内部数据选通信号延迟时间、该外部数据选通信号延迟时间以及该参考时钟信号进行同步的时间总和为一读取延迟时间,该读取延迟时间的时间长度介于30纳秒(ns)至34纳秒(ns)加上一个该时间周期的长度之间。

7、较佳地,根据本发明的信号同步调整方法,其中,若该动态随机存取内存处于该低频模式,该信号同步调整方法包括下列步骤:一第一低频延迟步骤,该动态随机存取内存在该第三命令产生后根据该参考时钟信号的该第一上升沿延迟达一第一低频延迟时间;一第一低频触发步骤,该动态随机存取内存根据该第一低频延迟时间后的该参考时钟信号的一第二上升沿同步触发该列选择信号;一第二低频延迟步骤,该动态随机存取内存根据该第一低频延迟时间后的该参考时钟信号的该第二上升沿延迟达一第二低频延迟时间;一第二低频触发步骤,该动态随机存取内存触发该内部数据选通信号。

8、较佳地,根据本发明的信号同步调整方法,其中,该动态随机存取内存触发该列选择信号的时间与该动态随机存取内存触发该内部数据选通信号的时间,两者的时间差为该第二低频延迟时间。

9、较佳地,根据本发明的信号同步调整方法,其中,若该动态随机存取内存处于该高频模式,该信号同步调整方法包括下列步骤:一第一高频延迟步骤,该动态随机存取内存在该第三命令产生后根据该参考时钟信号的该第一上升沿延迟达一第一高频延迟时间;一第一高频触发步骤,该动态随机存取内存触发该列选择信号;一第二高频延迟步骤,该动态随机存取内存进一步延迟达一第二高频延迟时间;一第二高频触发步骤,该动态随机存取内存根据该第一高频延迟时间与该第二高频延迟时间后的该参考时钟信号的一第三上升沿同步触发该内部数据选通信号。

10、较佳地,根据本发明信号同步调整方法,其中,该动态随机存取内存触发该列选择信号的时间与该动态随机存取内存触发该内部数据选通信号的时间,两者的时间差为该第二高频延迟时间以及该参考时钟信号进行同步的时间总合。

11、又,为达上述目的,本发明根据上述信号同步调整方法为基础,进一步提供一种信号同步调整电路,其应用于根据权利要求1所述的信号同步调整方法,该信号同步调整电路包括:一输入电路,其接收一芯片选择信号、该命令信号以及该参考时钟信号,并产生一输入信号,其中,该命令信号响应该芯片选择信号;一内部数据选通信号延迟电路,其耦接该输入电路,该内部数据选通信号延迟电路接收该参考时钟信号以及该输入信号并延迟达一读取延迟时间后,该内部数据选通信号延迟电路产生与该参考时钟信号同步的该内部数据选通信号;一外部数据选通信号延迟电路,其耦接该内部数据选通信号延迟电路,当该外部数据选通信号延迟电路接收该内部数据选通信号后,该外部数据选通信号延迟电路延迟该外部数据选通信号延迟时间并产生该外部数据选通信号,并且该外部数据选通信号延迟电路传输该外部数据选通信号至该内存控制器。

12、较佳地,根据本发明的信号同步调整电路,当该动态随机存取内存处于该低频模式时,该信号同步调整电路包括:一第一低频延迟电路,其耦接于该输入电路,当该第一低频延迟电路接收该命令信号的该第三命令后,该第一低频延迟电路用于延迟达一第一低频延迟时间;一低频同步延迟电路,其耦接于该第一低频延迟电路,该低频同步延迟电路接收该参考时钟信号,在延迟达该第一低频延迟时间后该低频同步延迟电路通过与该参考时钟信号进行同步以产生一暂时内部数据选通信号;一第二低频延迟电路,其耦接于该低频同步延迟电路,该第二低频延迟电路接收该暂时内部数据选通信号并延迟达一第二低频延迟时间,以产生与该参考时钟信号同步的该内部数据选通信号。

13、较佳地,根据本发明的信号同步调整电路,当该动态随机存取内存处于该高频模式时,该信号同步调整电路包括:一第一高频延迟电路,其耦接于该输入电路,当该第一高频延迟电路接收该命令信号的该第三命令后,该第一高频延迟电路用于延迟达一第一高频延迟时间;一第二高频延迟电路,其耦接于该第一高频延迟电路,该第二高频延迟电路用于延迟达一第二高频延迟时间;一高频同步延迟电路,其耦接于该第二高频延迟电路,该高频同步延迟电路接收该参考时钟信号,在延迟达该第二高频延迟时间后该高频同步延迟电路通过与该参考时钟信号进行同步以产生该内部数据选通信号。

14、综上,本发明所提供的信号同步调整方法及信号同步调整电路,该信号同步调整方法通过动态随机存取内存根据参考时钟信号的第一上升沿延迟达列选择信号延迟时间,之后动态随机存取内存触发列选择信号,搭配动态随机存取内存在延迟达该列选择信号延迟时间后,进一步延迟达内部数据选通信号延迟时间并触发一内部数据选通信号,使得列选择信号以及内部数据选通信号在各种频率下与参考时钟信号同步,以供动态随机存取内存在各种频率下通过同步的列选择信号以及内部数据选通信号稳定的执行读取操作。

15、为使熟悉该项技艺人士了解本发明的目的、特征及功效,现通过下述具体实施例,并配合所附图式,对本发明详加说明如下。

本文地址:https://www.jishuxx.com/zhuanli/20240731/185437.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。