技术新讯 > 信息存储应用技术 > 具有自校正的数字缓冲器装置的制作方法  >  正文

具有自校正的数字缓冲器装置的制作方法

  • 国知局
  • 2024-07-31 19:13:10

本发明涉及一种数字缓冲器装置,特别涉及一种具有自校正的数字缓冲器装置。

背景技术:

1、存储系统,例如根据双倍数据速率(double-data-rate,ddr)系列或低功耗ddr系列存储器技术的存储器装置,采用数字缓冲器装置对信号进行缓冲,使缓冲后的信号能被存储器系统的内部电路正确处理。如果信号为指令、时钟或数据信号且缓冲信号的信号品质下降,则内部电路可能会错误解读缓冲信号,从而导致存储器系统的操作出现问题。

2、例如,数字缓冲器容易受到工艺变异的影响,并且工艺变异可能导致缓冲信号的上升边缘或下降边缘出现偏差。电路设计者设计数字缓冲器以保证数字缓冲器的信号品质是困难并耗时的。

技术实现思路

1、本发明的目的在于提供一种具有自校正的数字缓冲器装置。所述数字缓冲器装置能够侦测包括在数字缓冲器装置中的一种类型的多个缓冲器电路的电路特性变异,并能够根据输入信号和侦测结果来校正所述多个缓冲器电路之一,以产生输出信号。

2、为至少达到上述目的,本发明提供一种具有自校正的数字缓冲器装置,所述装置包括第一缓冲器电路、侦测电路和校正电路。所述第一缓冲器电路具有用于接收输入信号的缓冲器输入端,以及作为数字缓冲器装置的输出的缓冲器输出端。所述侦测电路包括至少一个第二缓冲器电路,用以接收至少一个参考信号,并产生用以表示至少一个第二缓冲器电路的电路特性变异的至少一个侦测信号。所述至少一个第二缓冲器电路与所述第一缓冲器电路属于相同类型的缓冲器。所述校正电路具有用于接收输入信号的校正输入端,以及具有耦接于所述缓冲器输出端的校正输出端。所述校正电路用以根据所述输入信号与所述至少一个侦测信号来校正第一缓冲器电路以产生输出信号。

3、因此,数字缓冲器装置能够侦测数字缓冲器装置中所包括的一种类型的多个缓冲器电路(例如,第一缓冲器电路和第二缓冲器电路)的电路特性变异,以产生所述至少一个侦测信号,以及依据输入信号和所述至少一个侦测信号来校正第一缓冲器电路,以产生输出信号。因此,数字缓冲器装置的输出信号的信号品质得以强化。

技术特征:

1.一种具有自校正的数字缓冲器装置,其特征在于,包括:

2.根据权利要求1的数字缓冲器装置,其特征在于,所述侦测电路包括多个第二缓冲器电路,所述多个第二缓冲器电路用于接收多个不同的参考信号并产生用以表示所述多个第二缓冲器电路的电路特性变异的多个侦测信号,其中所述多个第二缓冲器电路为与所述第一缓冲器电路相同类型的缓冲器;以及所述校正电路用以根据所述输入信号和所述多个侦测信号来校正所述第一缓冲器电路以产生所述输出信号。

3.根据权利要求2的数字缓冲器装置,其特征在于,所述多个不同的参考信号对应于最大输入电压及最小输入电压之间的多个电压值,所述最大输入电压为识别为所述数字缓冲器装置的低输入逻辑电平,所述最小输入电压为识别为所述数字缓冲器装置的高输入逻辑电平。

4.根据权利要求2的数字缓冲器装置,其特征在于,所述校正电路还具有用于接收所述多个侦测信号的多个校正端。

5.根据权利要求1的数字缓冲器装置,其特征在于,所述校正电路包括第三缓冲器电路以及至少一个校正晶体管,其中所述第三缓冲器电路耦接于所述至少一个校正晶体管并用以接收所述输入信号,所述第三缓冲器电路耦接于所述校正输出端,并且所述第三缓冲器电路与所述至少一个校正晶体管用以根据所述输入信号与所述至少一个侦测信号来校正所述第一缓冲器电路以产生所述输出信号。

6.根据权利要求5的数字缓冲器装置,其特征在于,所述第三缓冲器电路为与所述第一缓冲器电路相同类型的缓冲器。

7.根据权利要求1的数字缓冲器装置,其特征在于,所述侦测电路包括多个第二缓冲器电路,所述多个第二缓冲器电路用于接收多个不同的参考信号并产生用以表示所述多个第二缓冲器电路的电路特性变异的多个侦测信号,其中所述多个第二缓冲器电路为与所述第一缓冲器电路相同类型的缓冲器。

8.根据权利要求7的数字缓冲器装置,其特征在于,所述校正电路包括多个第三缓冲器电路以及多个校正晶体管,其中所述多个第三缓冲器电路的各个耦接于所述多个校正晶体管中至少一对应者并用以接收所述输入信号,所述多个第三缓冲器电路的各个耦接于所述校正输出端,并且所述多个第三缓冲器电路与所述多个校正晶体管用以根据所述输入信号与所述多个侦测信号来校正所述第一缓冲器电路以产生所述输出信号。

9.根据权利要求8的数字缓冲器装置,其特征在于,所述多个第三缓冲器电路为与所述第一缓冲器电路相同类型的缓冲器。

10.根据权利要求1的数字缓冲器装置,其特征在于,所述侦测电路还包括存储电路,其中所述存储电路耦接于所述至少一个第二缓冲器电路;所述至少一个第二缓冲器电路配置成在所述存储电路存储对应于所述至少一个第二缓冲器电路的所述至少一个侦测信号之后,关断以省电。

11.根据权利要求10的数字缓冲器装置,其特征在于,所述侦测电路还包括分压器,所述分压器用于产生所述至少一个参考信号,其中所述分压器配置成在所述存储电路存储对应于所述至少一个第二缓冲器电路的所述至少一个侦测信号之后,关断以省电。

12.根据权利要求1的数字缓冲器装置,其特征在于,所述第一缓冲器电路包括逻辑反相器。

技术总结具有自校正的数字缓冲器装置,其包括第一缓冲器电路、侦测电路和校正电路。第一缓冲器电路具有用于接收输入信号的缓冲器输入端及作为数字缓冲器装置的输出的缓冲器输出端。侦测电路包括至少一个第二缓冲器电路,用以接收至少一个参考信号并产生表示至少一个第二缓冲器电路的电路特性变异的至少一个侦测信号。至少一个第二缓冲器电路与第一缓冲器电路属于相同类型的缓冲器。校正电路具有用于接收输入信号的校正输入端和耦接于缓冲器输出端的校正输出端。校正电路用以根据输入信号与至少一个侦测信号来校正第一缓冲器电路以产生输出信号。技术研发人员:粘书瀚受保护的技术使用者:晶豪科技股份有限公司技术研发日:技术公布日:2024/1/15

本文地址:https://www.jishuxx.com/zhuanli/20240731/181900.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。