半导体存储器件和存储器系统的制作方法
- 国知局
- 2024-07-31 19:16:01
本公开涉及半导体存储器件和存储器系统。
背景技术:
1、半导体存储器件可以主要被划分为易失性存储器件和非易失性存储器件。易失性存储器件是在电力供应中断时所存储的数据消失的存储器件。在易失性存储器件当中,动态随机存取存储器(dram)已经被用于诸如移动系统、服务器和图形装置的各种领域。
2、随着包括半导体器件的系统的操作速度增加和用于集成电路的技术发展,已经需要半导体存储器件以更高的速度输出或存储数据。因此,为了以高速输入/输出数据,已经开发出能够与接收到的系统时钟同步地输入/输出数据的同步存储器件。然而,即使用同步存储器件,也不足以满足所需的数据输入/输出速度,因此,已经提出了在系统时钟的上升沿和下降沿输入/输出数据的双倍数据速率(ddr)同步存储器件以及能够在系统时钟的一个周期期间传送四个数据的四倍数据速率(qdr)存储器件。qdr存储器件使用两个时钟。ddr存储器件或qdr存储器件可以与从外部施加的时钟同步地操作。当从外部施加的时钟用在存储器件内部时,可能发生由于内部电路导致的时间延迟(时钟偏移(clock skew))和占空误差。当时钟偏移和占空误差发生时,半导体存储器件的整个操作的设置余量或保持余量可能不足,从而可能发生故障,或者操作不能在预定时间内完全执行。
3、用于补偿这种时间延迟和校正这种占空误差的电路可以用在半导体存储器件中。
技术实现思路
1、本公开的各方面提供一种具有改进操作性能的半导体存储器件。
2、本公开的各方面还提供一种能够将多相信号的相位差准确地校正为目标值的半导体存储器件。
3、本公开的各方面还提供一种能够检测内部时钟的占空比并且校正时钟偏移的半导体存储器件和存储器系统。
4、本公开的一方面提供一种半导体存储器件,所述半导体存储器件包括:数据时钟缓冲器,所述数据时钟缓冲器被配置为从存储器控制器接收数据时钟信号并且输出一对差分输入信号;边沿延迟控制器,所述边沿延迟控制器被配置为基于控制代码来调节所述一对差分输入信号的占空比,并且输出一对经校正时钟信号;第一单位延迟路径电路,所述第一单位延迟路径电路被配置为基于所述一对经校正时钟信号来生成具有不同相位的四个输出时钟信号;上升沿多路选择器,所述上升沿多路选择器被配置为串行地输出与所述四个输出时钟信号中的每一个输出时钟信号的上升沿对应的数据;第二单位延迟路径电路,所述第二单位延迟路径电路被配置为基于所述一对经校正时钟信号来生成具有不同相位的四个副本时钟信号;以及正交误差校正电路检测器,所述正交误差校正电路检测器被配置为基于所述副本时钟信号来检测占空误差,并且输出与检测到的所述占空误差对应的控制代码。
5、本公开的一方面提供一种存储器系统,所述存储器系统包括:存储器控制器,所述存储器控制器被配置为发送数据时钟信号以及发送和接收串行数据信号;以及半导体存储器件,所述半导体存储器件被配置为与具有不同相位的多个输出时钟信号中的每一个输出时钟信号的上升沿同步地将存储在存储单元阵列中的数据作为所述串行数据信号输出。所述半导体存储器件包括:数据时钟缓冲器,所述数据时钟缓冲器被配置为接收所述数据时钟信号并且生成具有两个相位的一对差分输入信号;边沿延迟控制器,所述边沿延迟控制器被配置为根据控制代码来调节所述一对差分输入信号的占空比,并且输出一对经校正时钟信号;第一单位延迟路径电路,所述第一单位延迟路径电路被配置为将所述一对经校正时钟信号生成为所述多个输出时钟信号;以及正交误差校正电路(qec)检测器,所述qec检测器被配置为基于所述一对经校正时钟信号来检测所述一对差分输入信号的占空误差并且生成所述控制代码。
6、本公开的一方面提供一种半导体存储器件,所述半导体存储器件包括:数据时钟缓冲器,所述数据时钟缓冲器被配置为从存储器控制器接收数据时钟信号并且输出一对差分输入信号;输出路径,所述输出路径被配置为基于控制代码来调节所述一对差分输入信号的占空比以生成一对经校正时钟信号,并且基于所述一对经校正时钟信号来生成具有不同相位的四个输出时钟信号;上升沿多路选择器,所述上升沿多路选择器被配置为基于所述四个输出时钟信号中的每一个输出时钟信号的上升沿来串行地输出被并行输入的数据;以及反馈路径,所述反馈路径被配置为基于所述一对经校正时钟信号来生成具有不同相位的四个副本时钟信号,从所述副本时钟信号检测占空误差,并且输出与所检测到的所述占空误差对应的控制代码。
技术特征:1.一种半导体存储器件,所述半导体存储器件包括:
2.根据权利要求1所述的半导体存储器件,所述半导体存储器件还包括:
3.根据权利要求2所述的半导体存储器件,其中,所述tsac匹配延迟线电路还被配置为向所述第二单位延迟路径电路提供所述一对经延迟时钟信号,并且
4.根据权利要求1所述的半导体存储器件,其中,所述第一单位延迟路径电路被配置为执行包括以下的操作:
5.根据权利要求4所述的半导体存储器件,其中,所述第二单位延迟路径电路是与所述第一单位延迟路径电路相同的电路。
6.根据权利要求1所述的半导体存储器件,其中,所述正交误差校正电路检测器包括:
7.根据权利要求6所述的半导体存储器件,其中,所述滤波器被配置为将所述控制代码输出到所述tquad模块,以及
8.根据权利要求6所述的半导体存储器件,其中,所述相位检测器包括正反控制相位检测器。
9.一种存储器系统,所述存储器系统包括:
10.根据权利要求9所述的存储器系统,其中,所述半导体存储器件还包括第二单位延迟路径电路,所述第二单位延迟路径电路被配置为从所述一对经校正时钟信号生成具有与所述多个输出时钟信号相同的相位和周期的多个副本时钟信号。
11.根据权利要求10所述的存储器系统,其中,所述正交误差校正电路检测器被配置为:检测所述多个副本时钟信号中的每一个副本时钟信号的上升沿,并且将所述控制代码生成为使得所述多个副本时钟信号中的上升沿彼此相邻的两个副本时钟信号之间存在一致的时间差。
12.根据权利要求10所述的存储器系统,其中,所述正交误差校正电路检测器包括:
13.根据权利要求12所述的存储器系统,其中,所述正交误差校正电路检测器还包括tquad模块,所述tquad模块被配置为:将所述两个副本时钟信号中的第一副本时钟信号延迟根据所述控制代码设置的时间,并且将被延迟的所述第一副本时钟信号输出到所述相位检测器。
14.根据权利要求9所述的存储器系统,其中,所述第一单位延迟路径电路被配置为执行包括以下的操作:
15.根据权利要求10所述的存储器系统,其中,所述半导体存储器件还包括tsac匹配延迟线电路,所述tsac匹配延迟线电路被配置为向所述第一单位延迟路径电路提供通过将所述一对经校正时钟信号延迟预设时间而生成的一对经延迟时钟信号。
16.根据权利要求15所述的存储器系统,所述tsac匹配延迟线电路还被配置为向所述第二单位延迟路径电路提供所述一对经延迟时钟信号,并且
17.一种半导体存储器件,所述半导体存储器件包括:
18.根据权利要求17所述的半导体存储器件,其中,所述输出路径包括:
19.根据权利要求18所述的半导体存储器件,其中,所述反馈路径包括:
20.根据权利要求19所述的半导体存储器件,其中,所述正交误差校正电路检测器包括:
技术总结提供一种半导体存储器件。所述半导体存储器件包括:数据时钟缓冲器,其从存储器控制器接收数据时钟信号并且输出一对差分输入信号;边沿延迟控制器,其基于控制代码来调节所述一对差分输入信号的占空比,并且输出一对经校正时钟信号;第一单位延迟路径电路,其基于所述一对经校正时钟信号来生成具有不同相位的四个输出时钟信号;上升沿多路选择器,其串行地输出与所述四个输出时钟信号中的每一个输出时钟信号的上升沿对应的数据;第二单位延迟路径电路,其基于所述一对经校正时钟信号来生成具有不同相位的四个副本时钟信号;以及正交误差校正电路检测器,其基于所述副本时钟信号来检测占空误差,并且输出控制代码。技术研发人员:朴儁容,金周焕,卞辰瑫,申殷昔,李晛燮,赵泫润,崔桢焕受保护的技术使用者:三星电子株式会社技术研发日:技术公布日:2024/1/16本文地址:https://www.jishuxx.com/zhuanli/20240731/182080.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。