技术新讯 > 信息存储应用技术 > 一种嵌入式存储器及电子设备的制作方法  >  正文

一种嵌入式存储器及电子设备的制作方法

  • 国知局
  • 2024-07-31 19:34:43

本发明涉及存储,特别涉及一种嵌入式存储器及电子设备。

背景技术:

1、嵌入式存储器(embedded multi media card)在平台上工作的时候,平台对嵌入式存储器输入多种电压,包括闪存的供电电源和输入输出端口的供电电源,以及闪存的接地电源等等。其中存储器正常工作时,存储器内部电源的电压应是稳定不变的。

2、在存储器的运行进程中,一旦供电电源不稳定,存储器就会出现工作异常。并且在测试平台上,供电电源的异常状态可长达数秒,存储器可能会停止工作。

技术实现思路

1、本发明的目的在于提供一种嵌入式存储器及电子设备,能够提升存储器的电压稳定性,从而提升存储器的工作性能。

2、为解决上述技术问题,本发明是通过以下技术方案实现的:

3、本发明提供了一种嵌入式存储器,包括:

4、存储芯片,所述存储芯片接收供电电压,并将所述供电电压转换为所述存储芯片的内部电压;

5、接触管脚,设置在所述存储芯片的封装体上,且所述接触管脚电性连接于所述存储芯片的功能电路,形成所述存储芯片的功能端口,其中所述功能端口包括供电端口和放电端口;以及

6、多个放电单元,设置在所述存储芯片的封装体内,且所述放电单元的电流输入端电性连接于所述供电端口,所述放电单元的电流输出端电性连接于所述放电端口;

7、其中,当所述供电电压高于预设电压时,所述供电端口和所述放电端口之间导通,对所述存储芯片的供电电源进行放电,直到所述供电电压小于等于所述预设电压。

8、在本发明一实施例中,所述放电单元包括比较器,所述比较器的第一输入端通过分压电阻与所述供电端电性连接,所述比较器的第二输入端接收所述内部电压,其中当所述第一输入端的电压大于所述第二输入端的电压时,所述比较器的输出端输出放电信号。

9、在本发明一实施例中,所述预设电压为所述内部电压和所述分压电阻承受电压的和。

10、在本发明一实施例中,所述放电单元包括多个放电晶体管,所述放电晶体管的漏极电性连接于所述供电端口,所述放电晶体管的源极电性连接于所述放电端口,且所述放电晶体管的驱动极电性连接于所述比较器的输出端,并接收所述放电信号。

11、在本发明一实施例中,所述分压电阻包括第一分压电阻,所述第一分压电阻的一端电性连接于所述供电端,另一端电性连接于所述比较器的第一输入端,以降低所述第一输入端的输入电压。

12、在本发明一实施例中,所述分压电阻包括第二分压电阻,所述第二分压电阻的一端电性连接于所述比较器的第一输入端,另一端接地,其中所述第二分压电阻的阻值大于所述第一分压电阻的阻值。

13、在本发明一实施例中,所述存储芯片包括闪存芯片和主控芯片,所述闪存芯片和所述主控芯片集成在同一存储封装体内,其中所述放电单元的放电电路布线设置在所述存储封装体内。

14、在本发明一实施例中,所述放电电路布线上设置缺口,以容纳放电电阻的接入,其中所述缺口位于所述放电端口和所述存储器的接地端之间。

15、在本发明一实施例中,多个所述放电单元与不同的所述供电端口,以接收不同的所述供电电压。

16、本发明提供了一种电子设备,包括:

17、电路板;

18、如上任一所述的一种嵌入式存储器,所述存储器安装在所述电路板上;

19、供电电源,安装在所述电路板上,所述供电电源电性连接于所述存储器,并对所述存储器提供多种供电电压;

20、放电电阻,设置在所述电路板上,所述放电电阻的一端电性连接于放电端口,所述放电电阻的另一端电性连接于所述存储器的接地端;以及

21、滤波电容,设置在所述电路板上,所述滤波电容的一端电性连接于所述存储芯片的供电端口,所述滤波电容的另一端电性接地。

22、如上所述,本发明提供了一种嵌入式存储器及电子设备,能够在存储器内部实现对供电电压的过压保护,避免供电电压的周期性波动造成存储器内部控制过程混乱或是用户数据出错,从而提升存储器的工作性能,并提升用户数据的安全性。并且根据本发明提供的存储器,应用于测试平台或是用户终端,资源占用低,响应效率高,能够快速且灵敏地实现供电电压平衡。并且根据本发明提供的存储器,通过功率平衡,以放电的方式实现了对存储器的供电电压平衡,且通过具峰峰值量级差异的内部电压作为基准电压,能在存储器内部提供一个稳定可靠的基准电压,从而确保放电时机的准确性,并且通过单晶体管开关放电,提升放电响应的快速性,并且多个开关同步工作在存储器内部联合放电,能够快速平衡电压。对于长达1~2s的供电电压异常,能够在保证存储器内部供电电压正常的情况下,对供电电压进行过压调节,几乎实现对异常电压调节和存储器工作进程的同步运行,对于周期性电压异常有极好的调节效果。

23、当然,施本发明的任一产品并不一定需要同时达到以上所述的所有优点。

技术特征:

1.一种嵌入式存储器,其特征在于,包括:

2.根据权利要求1所述的一种嵌入式存储器,其特征在于,所述放电单元包括比较器,所述比较器的第一输入端通过分压电阻与所述供电端电性连接,所述比较器的第二输入端接收所述内部电压,其中当所述第一输入端的电压大于所述第二输入端的电压时,所述比较器的输出端输出放电信号。

3.根据权利要求2所述的一种嵌入式存储器,其特征在于,所述预设电压为所述内部电压和所述分压电阻承受电压的和。

4.根据权利要求2所述的一种嵌入式存储器,其特征在于,所述放电单元包括多个放电晶体管,所述放电晶体管的漏极电性连接于所述供电端口,所述放电晶体管的源极电性连接于所述放电端口,且所述放电晶体管的驱动极电性连接于所述比较器的输出端,并接收所述放电信号。

5.根据权利要求2所述的一种嵌入式存储器,其特征在于,所述分压电阻包括第一分压电阻,所述第一分压电阻的一端电性连接于所述供电端,另一端电性连接于所述比较器的第一输入端,以降低所述第一输入端的输入电压。

6.根据权利要求5所述的一种嵌入式存储器,其特征在于,所述分压电阻包括第二分压电阻,所述第二分压电阻的一端电性连接于所述比较器的第一输入端,另一端接地,其中所述第二分压电阻的阻值大于所述第一分压电阻的阻值。

7.根据权利要求1所述的一种嵌入式存储器,其特征在于,所述存储芯片包括闪存芯片和主控芯片,所述闪存芯片和所述主控芯片集成在同一存储封装体内,其中所述放电单元的放电电路布线设置在所述存储封装体内。

8.根据权利要求7所述的一种嵌入式存储器,其特征在于,所述放电电路布线上设置缺口,以容纳放电电阻的接入,其中所述缺口位于所述放电端口和所述存储器的接地端之间。

9.根据权利要求1所述的一种嵌入式存储器,其特征在于,多个所述放电单元与不同的所述供电端口,以接收不同的所述供电电压。

10.一种电子设备,其特征在于,包括:

技术总结本发明提供了一种嵌入式存储器及电子设备,其中嵌入式存储器包括:存储芯片,存储芯片接收供电电压,并将供电电压转换为存储芯片的内部电压;接触管脚,设置在存储芯片的封装体上,且接触管脚电性连接于存储芯片的功能电路,形成存储芯片的功能端口,其中功能端口包括供电端口和放电端口;以及多个放电单元,设置在存储芯片的封装体内,且放电单元的电流输入端电性连接于供电端口,放电单元的电流输出端电性连接于放电端口;其中,当供电电压高于预设电压时,供电端口和放电端口之间导通,对存储芯片的供电电源进行放电,直到供电电压小于等于预设电压。本发明提供了一种嵌入式存储器及电子设备,能够提升存储器的工作性能。技术研发人员:祝欣,许展榕,叶珲,温才吉,黄玉蝶受保护的技术使用者:合肥康芯威存储技术有限公司技术研发日:技术公布日:2024/1/22

本文地址:https://www.jishuxx.com/zhuanli/20240731/183121.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。