技术新讯 > 信息存储应用技术 > 选择性供电的嵌入式存储器系统和方法与流程  >  正文

选择性供电的嵌入式存储器系统和方法与流程

  • 国知局
  • 2024-07-31 20:00:09

本公开总体上涉及嵌入式存储器,并且更具体地涉及用于可编程逻辑器件中的嵌入式存储器的省电技术。

背景技术:

1、诸如现场可编程门阵列(fpga)、复杂可编程逻辑器件(cpld)、现场可编程片上系统(fpsc)或其他类型的可编程器件之类的可编程逻辑器件(pld)可以被配置为具有各种用户设计以实现期望功能性。用户设计可以被合成并且映射到pld中可用的互连和可配置资源(例如,可编程逻辑门、查找表(lut)、嵌入式硬件或其他类型的资源)。

2、pld的资源消耗功率,这是许多pld的设计考虑因素。特别地,功耗可能是某些嵌入式硬件(诸如在pld的操作期间存储数据的存储器块)的唯一考虑因素。在传统的pld实现方式中,每个存储器块被实现为具有固定大小,并且如果使用存储器块的任何部分,则其在pld的操作期间保持被完全供电。因此,整个存储器块可以保持通电,即使它们仅部分地填充有数据。这可能会导致固定大小的存储器块产生过多且不成比例的功耗,这可能会限制pld的效率,特别是在低功耗、低成本或移动应用中。

技术实现思路

1、提供了用于选择性地以全功率或半功率模式操作存储器块的各种技术。在一个实施例中,一种系统包括:存储器块,被配置为选择性地以全功率模式或半功率模式操作,该存储器块包括:输入/输出端口;第一子块,被配置为在全功率模式期间和半功率模式期间通电;第二子块,被配置为在全功率模式期间通电并且在半功率模式期间断电;路由硬件,被配置为在输入/输出端口与第一子块和第二子块之间传递数据。

2、在另一实施例中,一种方法包括选择性地以全功率模式或半功率模式操作存储器块,该存储器块包括输入/输出端口、第一子块、第二子块和路由硬件;在全功率模式期间对第一子块和第二子块进行通电;在半功率模式期间对第一子块进行通电并对第二子块进行断电;由路由硬件在输入/输出端口与第一子块和第二子块之间选择性地传递数据。

技术特征:

1.一种系统,包括:

2.根据权利要求1所述的系统,其中所述路由硬件被配置为:

3.根据权利要求1所述的系统,其中所述第一子块和所述第二子块被配置为:在所述全功率模式期间,将所述数据存储为跨越所述第一子块和所述第二子块两者的数据字。

4.根据权利要求1所述的系统,其中所述第一子块和所述第二子块被配置为:在所述全功率模式期间,将所述数据存储为分别被包含在所述第一子块和所述第二子块中的数据字。

5.根据权利要求4所述的系统,其中所述第一子块和所述第二子块被配置为以交替的方式存储所述数据字。

6.根据权利要求1所述的系统,其中所述第一子块被配置为:在所述半功率模式期间,将所述数据存储为仅被包含在所述第一子块中的数据字。

7.根据权利要求1所述的系统,其中:

8.根据权利要求7所述的系统,其中:

9.根据权利要求1所述的系统,其中所述输入/输出端口是第一输入/输出端口,所述系统还包括:

10.根据权利要求1所述的系统,其中所述系统是可编程逻辑器件pld,所述系统还包括:

11.一种方法,包括:

12.根据权利要求11所述的方法,其中所述传递包括:

13.根据权利要求11所述的方法,还包括在所述全功率模式期间将所述数据存储为跨越所述第一子块和所述第二子块两者的数据字。

14.根据权利要求11所述的方法,还包括在所述全功率模式期间将所述数据存储为分别被包含在所述第一子块和所述第二子块中的数据字。

15.根据权利要求14所述的方法,还包括在所述第一子块和所述第二子块之间以交替的方式存储所述数据。

16.根据权利要求11所述的方法,还包括在所述半功率模式期间将所述数据存储为仅被包含在所述第一子块中的数据字。

17.根据权利要求11所述的方法,还包括:

18.根据权利要求17所述的方法,其中:

19.根据权利要求11所述的方法,其中:

20.根据权利要求11所述的方法,其中所述方法由可编程逻辑器件pld执行,所述方法还包括:

技术总结本公开的各实施例涉及选择性供电的嵌入式存储器系统和方法。提供了用于选择性地以全功率或半功率模式操作存储器块的各种技术。在一个示例中,一种系统包括被配置为选择性地以全功率模式或半功率模式操作的存储器块。存储器块包括输入/输出端口。存储器块还包括第一子块,该第一子块被配置为在全功率模式期间和半功率模式期间通电。该存储器块还包括第二子块,该第二子块被配置为在全功率模式期间通电并且在半功率模式期间断电。存储器块还包括被配置为在输入/输出端口与第一子块和第二子块之间传递数据的路由硬件。还提供了附加的系统和方法。技术研发人员:M·沙巴奇,L·L·麦克劳里,B·A·沙佩-盖斯勒受保护的技术使用者:美国莱迪思半导体公司技术研发日:技术公布日:2024/6/5

本文地址:https://www.jishuxx.com/zhuanli/20240731/184966.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。