技术新讯 > 信息存储应用技术 > 寄存器时钟驱动器、其操作方法以及存储器模块与流程  >  正文

寄存器时钟驱动器、其操作方法以及存储器模块与流程

  • 国知局
  • 2024-07-31 19:32:37

本文描述的本发明的实施例涉及半导体存储器,更具体地,涉及寄存器时钟驱动器、寄存器时钟驱动器的操作方法、以及包括寄存器时钟驱动器和多个存储器件的存储器模块。

背景技术:

1、半导体存储器能够分类为:在电源关断时其中存储的数据消失的易失性存储器(例如,静态随机存取存储器(sram)或动态随机存取存储器(dram)),或即使电源关断也能保留其中存储的数据的非易失性存储器(诸如,闪存、相变ram(pram)、磁性ram(mram)、电阻式ram(rram)或铁电ram(fram))。

2、存储器模块是其上安装有一个或更多个存储器件的印刷电路板。存储器模块可以用于各种计算系统,诸如,服务器、工作站或个人计算机。随着存储器模块和安装在存储器模块上的存储器件的运行速度逐渐提高,可以对存储器件执行各种校准或训练。

技术实现思路

1、本公开的实施例提供了一种具有改善的操作稳定性和可靠性的寄存器时钟驱动器、寄存器时钟驱动器的操作方法以及包括寄存器时钟驱动器和多个存储器件的存储器模块。

2、根据示例实施例,一种寄存器时钟驱动器包括:操作电路,其缓冲从外部存储器控制器接收的命令和地址;以及训练电路,其在初始化操作中,执行第一训练操作和第二训练操作。在所述第一训练操作中,多个参考时钟之一被选择作为用于对从所述操作电路输出的输出信号进行采样的第一训练时钟信号。在所述第二训练操作中,用于对所述输出信号进行采样的第二训练时钟基于所述第一训练时钟通过相位调整被选择。

3、根据另一示例实施例,一种寄存器时钟驱动器(包括操作电路和训练电路)的操作方法,包括:由所述训练电路在初始化操作中生成模式,以提供给所述操作电路;在所述初始化操作中,执行第一训练操作,在所述第一训练操作中,选择多个参考时钟之一作为用于对从所述操作电路输出的输出信号进行采样的第一训练时钟;在所述初始化操作中,执行第二训练操作,在所述第二训练操作中,基于所述第一训练时钟通过相位插值选择用于对所述输出信号进行采样的第二训练时钟;以及在正常操作中,基于所述第二训练时钟对从所述操作电路输出的输出信号进行采样,使得输出命令地址信号被输出到外部存储器件。

4、根据另一示例实施例,一种存储器模块包括:多个存储器件,每个所述存储器件包括存储单元阵列;以及寄存器时钟驱动器,其与所述多个存储器件连接。所述寄存器时钟驱动器包括:操作电路,其缓冲从外部存储器控制器接收的命令和地址;以及训练电路,其在初始化操作中,执行第一训练操作和第二训练操作。在所述第一训练操作中,多个参考时钟之一被选择作为用于对从所述操作电路输出的输出信号进行采样的第一训练时钟。在所述第二训练操作中,用于对所述输出信号进行采样的第二训练时钟基于所述第一训练时钟通过相位调整被选择。在正常操作中,所述训练电路基于所述第二训练时钟对所述输出信号进行采样,并且向所述多个存储器件输出输出命令地址信号。

技术特征:

1.一种寄存器时钟驱动器,包括:

2.根据权利要求1所述的寄存器时钟驱动器,其中,所述训练电路包括:

3.根据权利要求2所述的寄存器时钟驱动器,其中,所述训练电路还包括:

4.根据权利要求3所述的寄存器时钟驱动器,其中,所述输出电路包括第一触发器和第二触发器,

5.根据权利要求3所述的寄存器时钟驱动器,其中,所述延迟控制电路在所述第一训练操作的第一检测步骤中,输出指示所述多个参考时钟信号之中的第一参考时钟信号的所述第二控制信号,并且在所述第一训练操作的第二检测步骤中,输出指示所述多个参考时钟信号之中的第二参考时钟信号的所述第二控制信号。

6.根据权利要求3所述的寄存器时钟驱动器,其中,所述延迟控制电路在所述第二训练操作的第一插值步骤中输出指示第一相位差的所述第三控制信号,并且在所述第二训练操作的第二插值步骤中输出指示不同于所述第一相位差的第二相位差的所述第三控制信号,

7.根据权利要求3所述的寄存器时钟驱动器,其中,所述控制逻辑电路还包括:

8.根据权利要求7所述的寄存器时钟驱动器,其中,所述控制逻辑电路还包括:

9.根据权利要求1所述的寄存器时钟驱动器,其中,所述第一训练操作和所述第二训练操作和与所述外部存储器控制器一起执行的初始化操作同时被执行。

10.一种寄存器时钟驱动器的操作方法,所述寄存器时钟驱动器包括操作电路和训练电路,所述方法包括:

11.根据权利要求10所述的方法,其中,所述的执行第一训练操作包括:

12.根据权利要求10所述的方法,其中,所述的执行第二训练操作包括:

13.根据权利要求12所述的方法,其中,所述第一插值时钟信号和所述第二插值时钟信号是由所述训练电路的相位插值器基于所述第一训练时钟信号执行所述相位插值而生成的。

14.根据权利要求10所述的方法,所述方法还包括:

15.根据权利要求14所述的方法,其中,所述的确定所述第二训练操作的参数包括:

16.根据权利要求10所述的方法,所述方法还包括:

17.根据权利要求10所述的方法,其中,所述多个参考时钟信号具有不同的相位,并且由所述训练电路的锁相环生成。

18.一种存储器模块,包括:

19.根据权利要求18所述的存储器模块,其中,所述训练电路还包括:

20.根据权利要求19所述的存储器模块,其中,所述控制逻辑电路还包括:

技术总结公开了寄存器时钟驱动器、其操作方法以及存储器模块。所述寄存器时钟驱动器包括:操作电路,其缓冲从外部存储器控制器接收的命令和地址;以及训练电路,其在初始化操作中,执行第一训练操作和第二训练操作。在所述第一训练操作中,多个参考时钟信号之一被选择作为用于对从所述操作电路输出的输出信号进行采样的第一训练时钟信号。在所述第二训练操作中,用于对所述输出信号进行采样的第二训练时钟信号基于所述第一训练时钟信号通过相位调整被选择。技术研发人员:李凡秀受保护的技术使用者:三星电子株式会社技术研发日:技术公布日:2024/1/15

本文地址:https://www.jishuxx.com/zhuanli/20240731/182998.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。